| 摘要 | 第5-6页 |
| abstract | 第6页 |
| 第一章 绪论 | 第10-14页 |
| 1.1 课题背景与研究目的 | 第10页 |
| 1.2 本领域现状 | 第10-12页 |
| 1.3 本文工作 | 第12页 |
| 1.4 论文的组织结构 | 第12-14页 |
| 第二章 FPGA的设计基础 | 第14-24页 |
| 2.1 FPGA简介 | 第14页 |
| 2.2 FPGA结构 | 第14-18页 |
| 2.2.1 工作原理 | 第15页 |
| 2.2.2 FPGA芯片结构 | 第15-18页 |
| 2.3 硬件描述语言 | 第18-19页 |
| 2.3.1 硬件描述语言简介 | 第18页 |
| 2.3.2 HDL语言比较 | 第18-19页 |
| 2.4 开发工具 | 第19页 |
| 2.4.1 仿真工具ModelSim | 第19页 |
| 2.4.2 综合工具Quartus Ⅱ | 第19页 |
| 2.5 FPGA器件的配置 | 第19-23页 |
| 2.5.1 配置方式 | 第19-22页 |
| 2.5.2 下载电缆 | 第22页 |
| 2.5.3 配置芯片 | 第22-23页 |
| 2.6 本章小结 | 第23-24页 |
| 第三章 硬件平台电路设计 | 第24-49页 |
| 3.1 FPGA芯片选择 | 第25-28页 |
| 3.1.1 Altera公司的Cyclone IV系列芯片分析 | 第25-26页 |
| 3.1.2 芯片引脚与功能分析 | 第26-28页 |
| 3.2 最小系统的电路设计 | 第28-34页 |
| 3.2.1 电源系统设计 | 第28-30页 |
| 3.2.2 下载配置电路 | 第30-32页 |
| 3.2.3 复位电路 | 第32页 |
| 3.2.4 时钟电路 | 第32-33页 |
| 3.2.5 SDRAM存储器电路 | 第33-34页 |
| 3.3 外围电路 | 第34-40页 |
| 3.3.1 LED灯电路 | 第34页 |
| 3.3.2 拨码开关 | 第34页 |
| 3.3.3 按键电路 | 第34-35页 |
| 3.3.4 数码管电路 | 第35-36页 |
| 3.3.5 EEPROM电路 | 第36-37页 |
| 3.3.6 实时时钟电路 | 第37页 |
| 3.3.7 串口电路 | 第37页 |
| 3.3.8 RS485总线接口电路 | 第37-38页 |
| 3.3.9 温度传感器DS18B20 | 第38页 |
| 3.3.10 蜂鸣器电路 | 第38-39页 |
| 3.3.11 液晶接口电路 | 第39-40页 |
| 3.3.12 扩展口 | 第40页 |
| 3.4 PCB设计 | 第40-48页 |
| 3.4.1 电路系统去耦设计 | 第40-41页 |
| 3.4.2 BGA封装布局布线 | 第41-46页 |
| 3.4.3 PCB设计分析 | 第46-48页 |
| 3.5 本章小结 | 第48-49页 |
| 第四章 基于硬件平台的数字电路基础实验开发 | 第49-73页 |
| 4.1 硬件平台的通电测试与下载调试 | 第49-53页 |
| 4.1.1 实验平台通电测试 | 第49-50页 |
| 4.1.2 USB下载驱动的安装 | 第50-51页 |
| 4.1.3 程序下载调试 | 第51-53页 |
| 4.2 基于硬件平台的数字电路实验设计 | 第53-72页 |
| 4.2.1 实验设计流程 | 第54页 |
| 4.2.2 基本逻辑门电路的设计 | 第54-61页 |
| 4.2.3 计数器实验的设计 | 第61-66页 |
| 4.2.4 综合电路电子钟的设计验证 | 第66-72页 |
| 4.3 本章小结 | 第72-73页 |
| 第五章 基于硬件平台的SOPC数字综合实验设计 | 第73-85页 |
| 5.1 SOPC的概念 | 第73页 |
| 5.2 NIOS II软核处理器 | 第73-74页 |
| 5.3 SOPC设计流程 | 第74-75页 |
| 5.4 基于NIOS II的数码管动态扫描设计实例 | 第75-84页 |
| 5.4.1 设计需求分析 | 第75-76页 |
| 5.4.2 硬件环境设计 | 第76-79页 |
| 5.4.3 软件程序开发 | 第79-84页 |
| 5.5 本章小结 | 第84-85页 |
| 第六章 总结与展望 | 第85-86页 |
| 致谢 | 第86-87页 |
| 参考文献 | 第87-89页 |
| 攻读硕士学位期间取得的成果 | 第89-90页 |