基于墨盒控制芯片的存储器设计及FPGA验证
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-13页 |
1.1 课题研究背景及意义 | 第10页 |
1.2 主要工作内容及创新 | 第10-12页 |
1.3 论文总体结构 | 第12-13页 |
第二章 存储器工作原理与IP应用 | 第13-27页 |
2.1 存储器的研究及发展趋势 | 第13-18页 |
2.2 NVM存储器工作原理 | 第18-22页 |
2.2.1 电可擦除NVM存储器的编程原理 | 第18-21页 |
2.2.2 电可擦除NVM存储器的擦除原理 | 第21-22页 |
2.3 IP核概述 | 第22-24页 |
2.4 存储器IP的选择 | 第24-26页 |
2.5 本章小结 | 第26-27页 |
第三章 存储器IP嵌入的外围电路设计 | 第27-47页 |
3.1 存储器IP通信外围电路的设计 | 第28-36页 |
3.1.1 命令字与数据字串并转换移位寄存器 | 第29-31页 |
3.1.2 命令字译码电路 | 第31-32页 |
3.1.3 线性反馈移位计数器 | 第32-34页 |
3.1.4 数据加密电路 | 第34-36页 |
3.2 存储器IP关键外围模拟电路的设计 | 第36-46页 |
3.2.1 I/O口驱动 | 第36-40页 |
3.2.2 复位电路 | 第40-41页 |
3.2.3 振荡器电路 | 第41-42页 |
3.2.4 LDO电路 | 第42-46页 |
3.3 本章小结 | 第46-47页 |
第四章 存储器IP嵌入的设计实现 | 第47-61页 |
4.1 存储器IP接口分析和时序分析 | 第47-51页 |
4.1.1 存储器IP接口分析 | 第47-48页 |
4.1.2 存储器IP时序分析 | 第48-51页 |
4.2 存储器IP嵌入的BIST模块设计 | 第51-55页 |
4.3 存储器IP嵌入设计实现 | 第55-60页 |
4.3.1 存储器IP嵌入的主要任务 | 第55-56页 |
4.3.2 存储器IP配置信息区规划 | 第56-57页 |
4.3.3 存储器IP数据交换过程设计 | 第57-60页 |
4.3.4 存储变化的数据 | 第60页 |
4.4 本章小结 | 第60-61页 |
第五章 FPGA全芯片验证设计 | 第61-77页 |
5.1 FPGA技术简介 | 第61-63页 |
5.2 FPGA对全芯片验证设计过程 | 第63-76页 |
5.2.1 FPGA验证前期准备 | 第63-66页 |
5.2.2 前仿真 | 第66-67页 |
5.2.3 综合 | 第67-70页 |
5.2.4 使用Xilinx ISE进行实现 | 第70-71页 |
5.2.5 后仿 | 第71-73页 |
5.2.6 FPGA开发板实测调试 | 第73-74页 |
5.2.7 FPGA芯片验证过程 | 第74-76页 |
5.3 本章小结 | 第76-77页 |
第六章 结论 | 第77-78页 |
致谢 | 第78-79页 |
参考文献 | 第79-82页 |
攻硕期间的研究成果 | 第82-83页 |