首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--信息处理(信息加工)论文--模式识别与装置论文

基于FPGA的双路视频预处理系统设计与实现

中文摘要第3-4页
Abstract第4-5页
第1章 绪论第9-14页
    1.1 论文研究的背景和意义第9-10页
    1.2 国内外研究现状第10-12页
        1.2.1 紫外探测国外发展状态与趋势第10-11页
        1.2.2 双路视频采集的研究与发展现状第11-12页
    1.3 本文的主要研究内容和重点第12-13页
    1.4 本文的组织结构第13-14页
第2章 课题研究相关知识第14-25页
    2.1 Bt.656标准介绍第14-16页
    2.2 图像去噪方法介绍第16-17页
    2.3 DDR2接口介绍第17-18页
    2.4 DDR2的初始化第18-21页
        2.4.1 DDR2的初始化过程第18-19页
        2.4.2 模式寄存器的配置第19-20页
        2.4.3 外部模式寄存器的配置第20-21页
    2.5 DDR2的访问操作指令第21-22页
        2.5.1 DDR2的操作原理第21-22页
        2.5.2 行有效与列寻址第22页
    2.6 DDR2的读/写时序第22-24页
        2.6.1 读操作第23-24页
        2.6.2 写操作第24页
    2.7 本章小结第24-25页
第3章 双路视频采集系统的设计第25-40页
    3.1 视频采集系统架构第25-27页
        3.1.1 课题总体设计方案第25-26页
        3.1.2 系统设计框图第26-27页
    3.2 视频解析模块设计第27-29页
    3.3 视频数据处理模块设计第29-32页
        3.3.1 视频输入处理模块第30页
        3.3.2 视频输出处理模块第30-31页
        3.3.3 异步FIFO设计第31-32页
    3.4 视频存储模块设计第32-35页
        3.4.1 视频缓存存储器选型第33页
        3.4.2 DDR2帧存取模块设计第33-34页
        3.4.3 乒乓存储视频缓冲模块的设计第34-35页
    3.5 图像去噪处理模块设计第35-38页
        3.5.1 图像滤波方法选择第35-36页
        3.5.2 快速中值滤波算法第36-37页
        3.5.3 快速中值滤波算法的FPGA设计第37-38页
    3.6 视频编码模块设计第38-39页
    3.7 本章小结第39-40页
第4章 双路视频采集系统的实现第40-57页
    4.1 系统开发环境介绍第40-41页
        4.1.1 开发工具简介第40页
        4.1.2 硬件语言选择第40-41页
        4.1.3 测试工具介绍第41页
    4.2 基于FPGA设计及Modelsim仿真验证第41-55页
        4.2.1 视频解析模块实现与仿真第41-44页
        4.2.2 视频数据处理模块实现与验证第44-47页
        4.2.3 DDR2控制模块实现第47-52页
        4.2.4 图像去噪处理模块实现第52-53页
        4.2.5 视频编码模块实现与验证第53-55页
    4.3 在硬件平台上进行测试第55-56页
    4.4 本章小结第56-57页
结论第57-59页
参考文献第59-65页
致谢第65-67页
攻读硕士学位期间取得的科研成果第67-68页

论文共68页,点击 下载论文
上一篇:医疗贴吧中广告的提取系统
下一篇:概率模型下的SFS问题研究与实现