| 中文摘要 | 第3-4页 |
| Abstract | 第4-5页 |
| 第1章 绪论 | 第9-14页 |
| 1.1 论文研究的背景和意义 | 第9-10页 |
| 1.2 国内外研究现状 | 第10-12页 |
| 1.2.1 紫外探测国外发展状态与趋势 | 第10-11页 |
| 1.2.2 双路视频采集的研究与发展现状 | 第11-12页 |
| 1.3 本文的主要研究内容和重点 | 第12-13页 |
| 1.4 本文的组织结构 | 第13-14页 |
| 第2章 课题研究相关知识 | 第14-25页 |
| 2.1 Bt.656标准介绍 | 第14-16页 |
| 2.2 图像去噪方法介绍 | 第16-17页 |
| 2.3 DDR2接口介绍 | 第17-18页 |
| 2.4 DDR2的初始化 | 第18-21页 |
| 2.4.1 DDR2的初始化过程 | 第18-19页 |
| 2.4.2 模式寄存器的配置 | 第19-20页 |
| 2.4.3 外部模式寄存器的配置 | 第20-21页 |
| 2.5 DDR2的访问操作指令 | 第21-22页 |
| 2.5.1 DDR2的操作原理 | 第21-22页 |
| 2.5.2 行有效与列寻址 | 第22页 |
| 2.6 DDR2的读/写时序 | 第22-24页 |
| 2.6.1 读操作 | 第23-24页 |
| 2.6.2 写操作 | 第24页 |
| 2.7 本章小结 | 第24-25页 |
| 第3章 双路视频采集系统的设计 | 第25-40页 |
| 3.1 视频采集系统架构 | 第25-27页 |
| 3.1.1 课题总体设计方案 | 第25-26页 |
| 3.1.2 系统设计框图 | 第26-27页 |
| 3.2 视频解析模块设计 | 第27-29页 |
| 3.3 视频数据处理模块设计 | 第29-32页 |
| 3.3.1 视频输入处理模块 | 第30页 |
| 3.3.2 视频输出处理模块 | 第30-31页 |
| 3.3.3 异步FIFO设计 | 第31-32页 |
| 3.4 视频存储模块设计 | 第32-35页 |
| 3.4.1 视频缓存存储器选型 | 第33页 |
| 3.4.2 DDR2帧存取模块设计 | 第33-34页 |
| 3.4.3 乒乓存储视频缓冲模块的设计 | 第34-35页 |
| 3.5 图像去噪处理模块设计 | 第35-38页 |
| 3.5.1 图像滤波方法选择 | 第35-36页 |
| 3.5.2 快速中值滤波算法 | 第36-37页 |
| 3.5.3 快速中值滤波算法的FPGA设计 | 第37-38页 |
| 3.6 视频编码模块设计 | 第38-39页 |
| 3.7 本章小结 | 第39-40页 |
| 第4章 双路视频采集系统的实现 | 第40-57页 |
| 4.1 系统开发环境介绍 | 第40-41页 |
| 4.1.1 开发工具简介 | 第40页 |
| 4.1.2 硬件语言选择 | 第40-41页 |
| 4.1.3 测试工具介绍 | 第41页 |
| 4.2 基于FPGA设计及Modelsim仿真验证 | 第41-55页 |
| 4.2.1 视频解析模块实现与仿真 | 第41-44页 |
| 4.2.2 视频数据处理模块实现与验证 | 第44-47页 |
| 4.2.3 DDR2控制模块实现 | 第47-52页 |
| 4.2.4 图像去噪处理模块实现 | 第52-53页 |
| 4.2.5 视频编码模块实现与验证 | 第53-55页 |
| 4.3 在硬件平台上进行测试 | 第55-56页 |
| 4.4 本章小结 | 第56-57页 |
| 结论 | 第57-59页 |
| 参考文献 | 第59-65页 |
| 致谢 | 第65-67页 |
| 攻读硕士学位期间取得的科研成果 | 第67-68页 |