摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 课题背景介绍 | 第10-11页 |
1.2 国内外研究现状 | 第11-12页 |
1.3 论文课题背景和主要研究工作 | 第12页 |
1.4 内容安排 | 第12-14页 |
第二章 通用信号处理硬件平台介绍及多核DSP编程 | 第14-24页 |
2.1 DSP+FPGA信号处理平台概述 | 第14页 |
2.2 核心芯片介绍 | 第14-18页 |
2.2.1 DSP内核介绍 | 第16-17页 |
2.2.2 存储资源介绍 | 第17-18页 |
2.3 多核DSP的编程技术 | 第18-23页 |
2.3.1 多核编程 | 第19-20页 |
2.3.2 多核间的通信与同步 | 第20-23页 |
2.4 本章总结 | 第23-24页 |
第三章 通信侦察信号处理中主要算法的分析与设计 | 第24-43页 |
3.1 引言 | 第24-25页 |
3.2 信号检测算法 | 第25-28页 |
3.2.1 基于N-Sigma原理的信号检测算法 | 第25-27页 |
3.2.2 仿真分析 | 第27-28页 |
3.3 中心频率估计算法 | 第28-33页 |
3.3.1 N次方谱估计算法 | 第28-31页 |
3.3.2 仿真分析 | 第31-33页 |
3.4 调制识别算法 | 第33-39页 |
3.4.1 谱线特征算法 | 第33-35页 |
3.4.2 仿真分析 | 第35-39页 |
3.5 码速率估计算法 | 第39-42页 |
3.5.1 基于模版匹配的码速率估计算法 | 第39-41页 |
3.5.2 仿真分析 | 第41-42页 |
3.6 本章小结 | 第42-43页 |
第四章 基于TMSC6678多核DSP的信号处理软件的实现 | 第43-60页 |
4.1 引言 | 第43-44页 |
4.2 软件关键接口技术实现 | 第44-47页 |
4.2.1 串行Rapid IO接口的实现 | 第45-46页 |
4.2.2 PCIe总线互联接口的实现 | 第46-47页 |
4.3 软件实现方案设计 | 第47-49页 |
4.3.1 软件运行方式设计 | 第48-49页 |
4.3.2 外部数据传输 | 第49页 |
4.4 软件模块实现 | 第49-55页 |
4.4.1 系统控制模块 | 第50-51页 |
4.4.2 信号检测模块 | 第51-53页 |
4.4.3 调制识别及频率估计模块 | 第53-54页 |
4.4.4 码速率估计模块 | 第54-55页 |
4.5 多核映射 | 第55-59页 |
4.5.1 数据搬移机制 | 第56-58页 |
4.5.2 多核并行架构设计 | 第58-59页 |
4.6 本章小结 | 第59-60页 |
第五章 信号处理软件的优化及其测试 | 第60-69页 |
5.1 优化策略 | 第60-63页 |
5.2 软件测试方法与测试结果 | 第63-68页 |
5.2.1 软件测试环境 | 第63-64页 |
5.2.2 软件测试结果 | 第64-68页 |
5.3 本章小结 | 第68-69页 |
第六章 总结与展望 | 第69-71页 |
6.1 全文总结 | 第69页 |
6.2 不足和展望 | 第69-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |