5G系统中高稳定主时钟技术的研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第14-18页 |
1.1 研究背景 | 第14-15页 |
1.2 国内外研究现状 | 第15页 |
1.2.1 高稳定时钟的国内外研究现状 | 第15页 |
1.2.2 PTP协议国内外研究现状 | 第15页 |
1.3 本文主要内容与结构安排 | 第15-18页 |
第二章 高稳定主时钟的技术方案 | 第18-36页 |
2.1 GPS系统 | 第18-20页 |
2.1.1 GPS系统简介 | 第18-19页 |
2.1.2 GPS信号接收机秒脉冲特性 | 第19-20页 |
2.1.3 GPS时钟同步技术 | 第20页 |
2.2 精确时钟同步协议 | 第20-24页 |
2.2.1 网络时钟同步概念 | 第20-21页 |
2.2.2 网络时间协议NTP | 第21-22页 |
2.2.3 IEEE1588精确时间同步协议 | 第22-24页 |
2.3 主时钟实现方案 | 第24-26页 |
2.4 GPS模块的硬件实现 | 第26-27页 |
2.4.1 GPS芯片选择 | 第26页 |
2.4.2 GPS模块硬件设计 | 第26-27页 |
2.5 DDS模块的设计与实现 | 第27-30页 |
2.5.1 DDS原理 | 第27-29页 |
2.5.2 DDS模块的硬件设计 | 第29页 |
2.5.3 DDS模块测试结果 | 第29-30页 |
2.6 处理器选择以及电路设计 | 第30-32页 |
2.6.1 处理器芯片选择 | 第30-32页 |
2.6.2 处理器硬件设计 | 第32页 |
2.7 PHY芯片选择以及电路设计 | 第32-34页 |
2.7.1 PHY芯片选择 | 第32-34页 |
2.7.2 PHY芯片硬件设计 | 第34页 |
2.8 辅助硬件电路设计 | 第34-35页 |
2.9 本章小结 | 第35-36页 |
第三章 高稳定主时钟的软件设计 | 第36-58页 |
3.1 本系统开发环境 | 第36-37页 |
3.2 系统总体设计 | 第37页 |
3.3 PTP协议实现 | 第37-44页 |
3.3.1 PTP报文 | 第37-40页 |
3.3.2 PTP状态机 | 第40-41页 |
3.3.3 PTP协议流程图 | 第41-44页 |
3.4 GPS串口信息的解析 | 第44-48页 |
3.4.1 GPS串口协议 | 第44-46页 |
3.4.2 UTC时间转换 | 第46-48页 |
3.5 GPS秒脉冲调整本地时钟 | 第48-51页 |
3.5.1 DP83640的相位和速率 | 第48-49页 |
3.5.2 DP83640时间调整机制 | 第49-50页 |
3.5.3 GPS的1PPS驯服本地时钟 | 第50-51页 |
3.6 LWIP协议实现 | 第51-56页 |
3.6.1 Lwip协议选择 | 第51-52页 |
3.6.2 UDP协议 | 第52-54页 |
3.6.3 IP协议 | 第54-56页 |
3.7 本章小结 | 第56-58页 |
第四章 高稳定主时钟测试 | 第58-76页 |
4.1 GPS接收机测试 | 第58-60页 |
4.2 本地时钟的守时性测试 | 第60-62页 |
4.3 GPS驯服本地时钟测试 | 第62-72页 |
4.3.1 DP83640控制方案 | 第62-67页 |
4.3.2 DDS控制方案 | 第67-72页 |
4.4 主、从时钟跟踪测试 | 第72-75页 |
4.5 本章小结 | 第75-76页 |
第五章 总结与展望 | 第76-78页 |
5.1 论文总结 | 第76页 |
5.2 展望 | 第76-78页 |
参考文献 | 第78-82页 |
攻读硕士学位期间发表论文 | 第82-84页 |
致谢 | 第84页 |