摘要 | 第9-10页 |
ABSTRACT | 第10页 |
第一章 绪论 | 第11-16页 |
1.1 研究背景 | 第11-14页 |
1.1.1 大数据存储与处理的挑战 | 第11-12页 |
1.1.2 闪存和闪存固态盘的发展 | 第12-14页 |
1.2 研究现状 | 第14页 |
1.3 研究内容和意义 | 第14-15页 |
1.4 论文组织结构 | 第15-16页 |
第二章 智能闪存固态盘的相关研究及问题分析 | 第16-25页 |
2.1 闪存固态盘的相关研究 | 第16-17页 |
2.2 FPGA加速数据处理的相关研究 | 第17-21页 |
2.3 智能闪存固态盘的相关研究 | 第21-24页 |
2.4 本章小结 | 第24-25页 |
第三章 基于FPGA的智能闪存固态盘体系结构设计 | 第25-33页 |
3.1 智能闪存固态盘的设计要求 | 第25-27页 |
3.1.1 智能存储设备的发展 | 第25-26页 |
3.1.2 智能闪存固态盘的设计 | 第26-27页 |
3.2 智能闪存固态盘体系结构设计 | 第27-31页 |
3.2.1 应用程序与驱动程序通信机制 | 第28-29页 |
3.2.2 驱动程序与智能闪存固态盘通信机制 | 第29页 |
3.2.3 基于FPGA的命令执行模块 | 第29-31页 |
3.3 基于FPGA的硬件加速 | 第31-32页 |
3.3.1 基于FPGA的命令执行模块的特性 | 第31页 |
3.3.2 基于FPGA的命令执行模块的实现复杂性 | 第31-32页 |
3.4 本章小结 | 第32-33页 |
第四章 智能闪存固态盘的软硬件协同设计与实现 | 第33-42页 |
4.1 数据库及查询操作 | 第33-36页 |
4.2 SSSD存储引擎设计与实现 | 第36-38页 |
4.3 基于FPGA的流水化查询模块的设计与实现 | 第38-41页 |
4.3.1 数据解析模块 | 第39页 |
4.3.2 数据选取模块 | 第39-40页 |
4.3.3 数据投射模块 | 第40-41页 |
4.4 本章小结 | 第41-42页 |
第五章 智能闪存固态盘的性能优化 | 第42-53页 |
5.1 DRAM控制器接口访问方式的优化 | 第42-46页 |
5.2 基于同步的闪存控制器设计 | 第46-51页 |
5.2.1 闪存同步模式的激活和实现 | 第46-48页 |
5.2.2 DDR数据传输模式的实现 | 第48-51页 |
5.3 本章小结 | 第51-53页 |
第六章 基于原型系统的性能测试与分析 | 第53-59页 |
6.1 基于FPGA的智能闪存固态盘原型系统 | 第53-54页 |
6.2 智能闪存固态盘查询性能测试与分析 | 第54-56页 |
6.3 智能闪存固态盘关键模块优化测试与分析 | 第56-58页 |
6.3.1 DRAM控制器接口访存带宽测试与分析 | 第56-57页 |
6.3.2 闪存同步控制器仿真与分析 | 第57-58页 |
6.4 本章小结 | 第58-59页 |
第七章 总结与展望 | 第59-61页 |
7.1 总结 | 第59-60页 |
7.2 展望 | 第60-61页 |
致谢 | 第61-63页 |
参考文献 | 第63-67页 |
作者在学期间取得的学术成果 | 第67页 |