摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-15页 |
1.1 课题背景及研究的目的和意义 | 第9-10页 |
1.2 国内外研究现状及分析 | 第10-13页 |
1.2.1 室内信道模型研究现状 | 第10-11页 |
1.2.2 伪码同步算法研究现状 | 第11-12页 |
1.2.3 多径抑制算法研究现状 | 第12-13页 |
1.3 本文主要研究内容 | 第13-15页 |
第2章 直扩系统的基本原理及其伪码同步 | 第15-26页 |
2.1 引言 | 第15页 |
2.2 直接扩频通信系统的基本概念 | 第15-20页 |
2.2.1 直接扩频通信系统的基本原理 | 第16-17页 |
2.2.2 伪随机编码基本理论 | 第17-20页 |
2.3 直扩系统对伪码同步的要求 | 第20页 |
2.4 伪码捕获方法研究 | 第20-23页 |
2.4.1 滑动相关法 | 第21页 |
2.4.2 匹配滤波器法 | 第21-22页 |
2.4.3 时域并行FFT法 | 第22-23页 |
2.4.4 算法比较及选择 | 第23页 |
2.5 伪码跟踪方法研究 | 第23-25页 |
2.5.1 包络相关同步跟踪回路 | 第24页 |
2.5.2 τ -抖动同步跟踪回路 | 第24-25页 |
2.6 本章小结 | 第25-26页 |
第3章 密集多径环境下伪码同步算法研究 | 第26-46页 |
3.1 引言 | 第26页 |
3.2 高斯白噪声信道下捕获算法性能 | 第26-28页 |
3.3 密集多径信道下捕获算法性能 | 第28-37页 |
3.3.1 IEEE802.15.3a建议的多径信道模型 | 第28-32页 |
3.3.2 密集多径信道下的捕获性能分析 | 第32-34页 |
3.3.3 密集多径信道下的捕获算法改进 | 第34-37页 |
3.4 两径信道下跟踪算法性能 | 第37-40页 |
3.5 密集多径信道下跟踪算法性能 | 第40-44页 |
3.5.1 密集多径信道下的跟踪性能分析 | 第40-41页 |
3.5.2 密集多径信道下的跟踪算法改进 | 第41-44页 |
3.6 本章小结 | 第44-46页 |
第4章 基于FPGA的同步电路设计与实现 | 第46-64页 |
4.1 引言 | 第46页 |
4.2 同步电路总体方案设计 | 第46-47页 |
4.2.1 电路结构设计 | 第46-47页 |
4.2.2 电路开发环境及硬件介绍 | 第47页 |
4.3 捕获电路设计与实现 | 第47-50页 |
4.3.1 数字匹配滤波器模块 | 第48-49页 |
4.3.2 判决控制模块 | 第49-50页 |
4.4 跟踪电路设计与实现 | 第50-57页 |
4.4.1 锁相环的线性模型及参数 | 第50-52页 |
4.4.2 数字控制振荡器模块 | 第52-53页 |
4.4.3 鉴相器模块 | 第53-56页 |
4.4.4 环路滤波器模块 | 第56-57页 |
4.5 验证平台的设计与实现 | 第57-63页 |
4.5.1 整体验证平台的设计方案 | 第58页 |
4.5.2 上位机的设计与实现 | 第58-59页 |
4.5.3 下位机的设计与实现 | 第59-61页 |
4.5.4 同步系统的验证 | 第61-63页 |
4.6 本章小结 | 第63-64页 |
结论 | 第64-66页 |
参考文献 | 第66-71页 |
致谢 | 第71页 |