| 摘要 | 第4-6页 |
| abstract | 第6-7页 |
| 引言 | 第10-13页 |
| 1 绪论 | 第13-16页 |
| 1.1 研究背景 | 第13-14页 |
| 1.2 研究意义 | 第14页 |
| 1.3 研究内容和论文结构 | 第14-16页 |
| 2 FinFET器件和电路性能的介绍 | 第16-21页 |
| 2.1 FinFET器件结构 | 第16-18页 |
| 2.2 FinFET电路的延时和功耗 | 第18-20页 |
| 2.3 本章小结 | 第20-21页 |
| 3 双阈值独立栅FinFET器件的优化 | 第21-39页 |
| 3.1 FinFET的器件参数 | 第21-23页 |
| 3.2 阈值电压 | 第23-26页 |
| 3.3 亚阈值摆幅 | 第26-29页 |
| 3.4 导通电流 | 第29页 |
| 3.5 漏电流 | 第29-31页 |
| 3.6 工艺波动分析 | 第31-38页 |
| 3.7 本章小结 | 第38-39页 |
| 4 双阈值独立栅FinFET逻辑电路 | 第39-50页 |
| 4.1 逻辑电路 | 第39-43页 |
| 4.1.1 静态互补逻辑电路 | 第39-40页 |
| 4.1.2 压缩机 | 第40-42页 |
| 4.1.3 差分级联电压开关逻辑电路 | 第42-43页 |
| 4.2 逻辑电路的性能分析 | 第43-48页 |
| 4.2.1 静态互补逻辑门电路的性能分析 | 第43-45页 |
| 4.2.2 压缩机的性能分析 | 第45-47页 |
| 4.2.3 DCVSL门电路的性能分析 | 第47-48页 |
| 4.3 本章小结 | 第48-50页 |
| 5 双阈值独立栅FinFET组合电路 | 第50-54页 |
| 5.1 一位全加器电路 | 第50-51页 |
| 5.1.1 一位静态互补全加器 | 第50页 |
| 5.1.2 一位差分级联电压开关逻辑全加器 | 第50-51页 |
| 5.2 一位全加器电路的性能分析 | 第51-53页 |
| 5.3 本章小结 | 第53-54页 |
| 6 双阈值独立栅FinFET时序电路 | 第54-65页 |
| 6.1 主从触发器 | 第54-57页 |
| 6.1.1 主从触发器电路 | 第54-56页 |
| 6.1.2 主从触发器电路的性能分析 | 第56-57页 |
| 6.2 十进制计数器 | 第57-60页 |
| 6.2.1 十进制计数器电路的性能分析 | 第58-60页 |
| 6.3 其它类型触发器 | 第60-64页 |
| 6.3.1 TSPC触发器 | 第60页 |
| 6.3.2 混合锁存触发器 | 第60-61页 |
| 6.3.3 Conditional capture触发器 | 第61-62页 |
| 6.3.4 其他类型触发器的性能分析 | 第62-64页 |
| 6.4 本章小结 | 第64-65页 |
| 7 双阈值独立栅FinFET存储单元 | 第65-70页 |
| 7.1 存储单元电路 | 第65-67页 |
| 7.2 存储单元的性能分析 | 第67-69页 |
| 7.3 本章小结 | 第69-70页 |
| 8 总结 | 第70-71页 |
| 参考文献 | 第71-75页 |
| 在学研究成果 | 第75-76页 |
| 致谢 | 第76页 |