首页--工业技术论文--无线电电子学、电信技术论文--半导体技术论文--场效应器件论文

基于FinFET器件的逻辑电路设计

摘要第4-6页
abstract第6-7页
引言第10-13页
1 绪论第13-16页
    1.1 研究背景第13-14页
    1.2 研究意义第14页
    1.3 研究内容和论文结构第14-16页
2 FinFET器件和电路性能的介绍第16-21页
    2.1 FinFET器件结构第16-18页
    2.2 FinFET电路的延时和功耗第18-20页
    2.3 本章小结第20-21页
3 双阈值独立栅FinFET器件的优化第21-39页
    3.1 FinFET的器件参数第21-23页
    3.2 阈值电压第23-26页
    3.3 亚阈值摆幅第26-29页
    3.4 导通电流第29页
    3.5 漏电流第29-31页
    3.6 工艺波动分析第31-38页
    3.7 本章小结第38-39页
4 双阈值独立栅FinFET逻辑电路第39-50页
    4.1 逻辑电路第39-43页
        4.1.1 静态互补逻辑电路第39-40页
        4.1.2 压缩机第40-42页
        4.1.3 差分级联电压开关逻辑电路第42-43页
    4.2 逻辑电路的性能分析第43-48页
        4.2.1 静态互补逻辑门电路的性能分析第43-45页
        4.2.2 压缩机的性能分析第45-47页
        4.2.3 DCVSL门电路的性能分析第47-48页
    4.3 本章小结第48-50页
5 双阈值独立栅FinFET组合电路第50-54页
    5.1 一位全加器电路第50-51页
        5.1.1 一位静态互补全加器第50页
        5.1.2 一位差分级联电压开关逻辑全加器第50-51页
    5.2 一位全加器电路的性能分析第51-53页
    5.3 本章小结第53-54页
6 双阈值独立栅FinFET时序电路第54-65页
    6.1 主从触发器第54-57页
        6.1.1 主从触发器电路第54-56页
        6.1.2 主从触发器电路的性能分析第56-57页
    6.2 十进制计数器第57-60页
        6.2.1 十进制计数器电路的性能分析第58-60页
    6.3 其它类型触发器第60-64页
        6.3.1 TSPC触发器第60页
        6.3.2 混合锁存触发器第60-61页
        6.3.3 Conditional capture触发器第61-62页
        6.3.4 其他类型触发器的性能分析第62-64页
    6.4 本章小结第64-65页
7 双阈值独立栅FinFET存储单元第65-70页
    7.1 存储单元电路第65-67页
    7.2 存储单元的性能分析第67-69页
    7.3 本章小结第69-70页
8 总结第70-71页
参考文献第71-75页
在学研究成果第75-76页
致谢第76页

论文共76页,点击 下载论文
上一篇:基于个人旅行成本法的Synevyr国家公园游憩价值研究
下一篇:短波多信道快速探测与建链技术研究