高速ADC的输入输出接口电路设计
致谢 | 第7-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9-10页 |
第一章 绪论 | 第16-19页 |
1.1 选题的背景与意义 | 第16-17页 |
1.2 研究现状和国内外发展 | 第17-18页 |
1.3 论文的主要工作及结构安排 | 第18-19页 |
第二章 输入信号完整性分析 | 第19-25页 |
2.1 输入信号完整性研究 | 第19页 |
2.2 输入信号的传输线理论 | 第19-20页 |
2.3 输入信号完整性问题及解决办法 | 第20-24页 |
2.3.1 反射 | 第21-22页 |
2.3.2 串扰 | 第22-23页 |
2.3.3 信号抖动 | 第23-24页 |
2.3.4 EMI噪声 | 第24页 |
2.3.5 高频信号损耗 | 第24页 |
2.4 本章小结 | 第24-25页 |
第三章 高速ADC的输入接口电路设计 | 第25-41页 |
3.1 输入接口电路的整体架构 | 第25-26页 |
3.2 输入阻抗匹配电路的设计 | 第26-36页 |
3.2.1 电路整体结构设计 | 第27-30页 |
3.2.2 开关网络的设计 | 第30-32页 |
3.2.3 比较器的设计 | 第32-34页 |
3.2.4 考虑高频的输入阻抗匹配电路 | 第34-35页 |
3.2.5 整体仿真结果 | 第35-36页 |
3.3 输入缓冲级电路的设计 | 第36-40页 |
3.3.1 输入缓冲级的作用 | 第36页 |
3.3.2 输入缓冲级的线性设计 | 第36-38页 |
3.3.3 输入缓冲级的带宽考虑 | 第38-39页 |
3.3.4 输入缓冲级的仿真结果 | 第39-40页 |
3.4 本章小结 | 第40-41页 |
第四章 高速ADC的输出接口电路设计 | 第41-60页 |
4.1 输出接口电路概述 | 第41-47页 |
4.1.1 输出接口电路的分类方式 | 第41-45页 |
4.1.2 输出接口电路结构 | 第45-47页 |
4.2 LVDS输出接口电路设计 | 第47-59页 |
4.2.1 电路的整体结构 | 第47-48页 |
4.2.2 电压模驱动主体电路设计 | 第48-52页 |
4.2.3 共模反馈电路设计 | 第52-53页 |
4.2.4 基准电路设计 | 第53-56页 |
4.2.5 输出缓冲电路设计 | 第56-57页 |
4.2.6 整体仿真 | 第57-59页 |
4.3 本章小结 | 第59-60页 |
第五章 版图的设计与实现 | 第60-69页 |
5.1 版图设计规则 | 第60-62页 |
5.2 本文版图设计中需要考虑的主要问题 | 第62-67页 |
5.2.1 串扰 | 第62-63页 |
5.2.2 噪声 | 第63-64页 |
5.2.3 匹配 | 第64-66页 |
5.2.4 闩锁效应 | 第66-67页 |
5.2.5 天线效应 | 第67页 |
5.3 LVDS输出接口电路版图的实现 | 第67-68页 |
5.4 本章小结 | 第68-69页 |
第六章 总结与展望 | 第69-71页 |
6.1 总结 | 第69-70页 |
6.2 展望 | 第70-71页 |
参考文献 | 第71-75页 |
攻读硕士学位期间的学术活动及成果情况 | 第75页 |