| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-15页 |
| ·研究背景及意义 | 第9-10页 |
| ·研究背景 | 第9-10页 |
| ·研究意义 | 第10页 |
| ·国内外研究现状 | 第10-13页 |
| ·国内研究现状 | 第10-11页 |
| ·国外研究现状 | 第11-13页 |
| ·本论文研究思路及内容安排 | 第13-15页 |
| 第二章 神经元突触与忆阻器特性的分析与比较 | 第15-25页 |
| ·神经元突触特性 | 第15-17页 |
| ·突触的组成 | 第15-16页 |
| ·神经信号传导 | 第16-17页 |
| ·忆阻器特性 | 第17-21页 |
| ·忆阻器特性分析 | 第17-19页 |
| ·忆阻器工作原理 | 第19-21页 |
| ·忆阻器和神经元突触的关系 | 第21-23页 |
| ·本章小结 | 第23-25页 |
| 第三章 基于DSP的仿真电路平台搭建 | 第25-33页 |
| ·DSP Builder Blockset辅助设计 | 第25-29页 |
| ·DSP Builder电路设计工具 | 第25-26页 |
| ·DSP Builder模块编译分析 | 第26-27页 |
| ·Testbench仿真验证 | 第27-29页 |
| ·电路设计的基本思想 | 第29页 |
| ·电路设计的流水线算子 | 第29-32页 |
| ·本章小结 | 第32-33页 |
| 第四章 基于忆阻器的仿生电路设计仿真 | 第33-41页 |
| ·忆阻器特性方程分析 | 第34-36页 |
| ·普通模块忆阻器仿生电路 | 第36-38页 |
| ·DSP Builder模块忆阻器仿生电路 | 第38-40页 |
| ·本章小结 | 第40-41页 |
| 第五章 基于FPGA的仿生电路实验验证 | 第41-51页 |
| ·忆阻器仿生电路实验平台 | 第41-43页 |
| ·忆阻器仿生电路仿真平台 | 第43-46页 |
| ·VHDL工程仿真平台 | 第43-44页 |
| ·VHDL工程验证平台 | 第44-46页 |
| ·仿真结果分析 | 第46-49页 |
| ·QuartusⅡ仿真分析 | 第46-48页 |
| ·Modelsim平台验证 | 第48-49页 |
| ·本章小结 | 第49-51页 |
| 第六章 总结与展望 | 第51-53页 |
| ·总结 | 第51-52页 |
| ·工作展望 | 第52-53页 |
| 参考文献 | 第53-57页 |
| 致谢 | 第57页 |