基于FPGA的宽带零中频幅相补偿关键技术研究
| 目录 | 第1-5页 |
| 摘要 | 第5-6页 |
| Abstract | 第6-7页 |
| 第一章 绪论 | 第7-11页 |
| ·课题研究背景及意义 | 第7-8页 |
| ·国内外研究现状 | 第8-9页 |
| ·课题研究内容 | 第9-10页 |
| ·论文组织结构 | 第10-11页 |
| 第二章 零中频接收机理论基础 | 第11-20页 |
| ·接收机常见结构分类 | 第11-17页 |
| ·超外差接收机 | 第11-12页 |
| ·数字中频接收机 | 第12-13页 |
| ·低中频接收机 | 第13-14页 |
| ·零中频接收机 | 第14-15页 |
| ·常见接收机的对比总结 | 第15-17页 |
| ·零中频接收机典型问题分析 | 第17-19页 |
| ·本振泄漏 | 第17页 |
| ·闪烁噪声 | 第17页 |
| ·偶次谐波失真 | 第17-18页 |
| ·直流偏置 | 第18-19页 |
| ·I/Q不匹配 | 第19页 |
| ·本章小结 | 第19-20页 |
| 第三章 零中频接收机I/Q失配补偿 | 第20-37页 |
| ·引言 | 第20页 |
| ·I/Q失配与直流偏置 | 第20-27页 |
| ·I/Q失配的产生 | 第20-22页 |
| ·直流偏置和I/Q失配的校正方法 | 第22-23页 |
| ·计算机仿真 | 第23-27页 |
| ·直流偏置和I/Q失配的数字补偿实现 | 第27-36页 |
| ·方案硬件平台 | 第28-31页 |
| ·FPGA逻辑 | 第31-32页 |
| ·数字校正结果 | 第32-36页 |
| ·本章小结 | 第36-37页 |
| 第四章 光纤通信 | 第37-46页 |
| ·引言 | 第37页 |
| ·高速串行IO | 第37-43页 |
| ·GTX IP核的实现 | 第38-40页 |
| ·Aurora IP核的实现 | 第40-43页 |
| ·光纤测试 | 第43-45页 |
| ·本章小结 | 第45-46页 |
| 第五章 PCIE传输 | 第46-62页 |
| ·引言 | 第46页 |
| ·PCI Express的发展 | 第46-47页 |
| ·PCI Express系统结构 | 第47-54页 |
| ·PCI Express协议 | 第47-50页 |
| ·PCI Express事务类型 | 第50-53页 |
| ·PCI Express中断方式 | 第53-54页 |
| ·FPGA实现 | 第54-60页 |
| ·FPGA顶层模块和接口 | 第54-56页 |
| ·PIO操作 | 第56-60页 |
| ·本章小结 | 第60-62页 |
| 第六章 全文总结 | 第62-64页 |
| ·引言 | 第62页 |
| ·总结 | 第62-63页 |
| ·今后研究工作方向 | 第63-64页 |
| 致谢 | 第64-65页 |
| 附录 | 第65-66页 |
| 参考文献 | 第66-69页 |
| 攻读硕士期间发表论文 | 第69-70页 |
| 作者简介 | 第70页 |