摘要 | 第1-6页 |
ABSTRACT | 第6-8页 |
致谢 | 第8-14页 |
第一章 绪论 | 第14-18页 |
·研究背景 | 第14页 |
·通信系统对 DAC 的要求 | 第14-15页 |
·研究现状及意义 | 第15-17页 |
·论文的主要工作及结构 | 第17-18页 |
第二章 DAC 基本原理及典型结构 | 第18-29页 |
·DAC 基本原理 | 第18-19页 |
·DAC 性能参数 | 第19-23页 |
·静态性能参数 | 第19-21页 |
·动态性能参数 | 第21-23页 |
·DAC 典型结构 | 第23-29页 |
·典型结构 | 第23-28页 |
·不同架构 DAC 的综合比较 | 第28-29页 |
第三章 分段式电流舵 DAC 的系统架构与非理想因素 | 第29-45页 |
·分段式电流舵 DAC 架构 | 第29页 |
·分段点的选取 | 第29-36页 |
·单个 MOS 管的失配 | 第29-31页 |
·分段点选择 | 第31-36页 |
·分段式电流舵 DAC 非理想因素分析 | 第36-43页 |
·电流源有限输出阻抗 | 第36-39页 |
·电流源失配 | 第39-41页 |
·非理想开关的影响 | 第41-43页 |
·本文 DAC 的设计指标及整体架构 | 第43-45页 |
·设计指标 | 第43-44页 |
·整体架构 | 第44-45页 |
第四章 12 位 DAC 关键电路的设计与实现 | 第45-72页 |
·电流源尺寸设计 | 第45-52页 |
·电流源尺寸分析 | 第45-46页 |
·电流源结构选择 | 第46-48页 |
·差分开关管及共源共栅管设计 | 第48-49页 |
·电流源阵列整体架构 | 第49页 |
·电流源偏置电路设计 | 第49-52页 |
·译码电路设计 | 第52-56页 |
·行列译码 | 第52-54页 |
·电流源状态逻辑选择电路 | 第54-56页 |
·低 3 位延时电路 | 第56页 |
·电流源开关驱动电路设计 | 第56-59页 |
·时钟同步电路 | 第56-57页 |
·低交叉点差分开关驱动电路 | 第57-58页 |
·低压电源电路 | 第58-59页 |
·带隙基准源 | 第59-64页 |
·带隙基准的基本原理 | 第59-60页 |
·电路设计 | 第60-62页 |
·基准电路仿真 | 第62-64页 |
·12 位 400MHz 电流舵 DAC 整体仿真 | 第64-68页 |
·静态性能仿真 | 第64-66页 |
·动态性能仿真 | 第66-68页 |
·低压设计的一些考虑 | 第68-72页 |
·电流源阵列的实现 | 第68-69页 |
·低压带隙基准设计 | 第69-70页 |
·仿真结果 | 第70-72页 |
第五章 总结与展望 | 第72-74页 |
·总结 | 第72页 |
·展望 | 第72-74页 |
参考文献 | 第74-77页 |
攻读硕士学位期间发表的论文 | 第77-78页 |