摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-11页 |
·图像压缩的必要性 | 第8页 |
·图像压缩编码的可能性 | 第8-9页 |
·国内外研究现状 | 第9页 |
·论文主要研究内容 | 第9-11页 |
2 JPEG图像压缩的基本原理 | 第11-15页 |
·DCT变换 | 第11-12页 |
·量化 | 第12-13页 |
·Zig-zag扫描 | 第13页 |
·Huffman编码 | 第13-15页 |
3 FPGA内部结构及硬件开发平台介绍 | 第15-21页 |
·FPGA设计中的常用存储器资源 | 第15-18页 |
·RAM | 第15-16页 |
·ROM | 第16-17页 |
·FIFO | 第17-18页 |
·FPGA常用的设计思想 | 第18-19页 |
·SPARTAN-3E开发板介绍 | 第19-21页 |
4 压缩编码的FPGA设计与仿真结果分析 | 第21-44页 |
·2D-DCT的FPGA设计与仿真结果分析 | 第21-29页 |
·改进的AAN算法 | 第22-23页 |
·基于AAN算法的2D-DCT实现原理 | 第23页 |
·基于AAN算法的1D-DCT的流水线实现 | 第23-25页 |
·基于乒乓操作和双口RAM的转置缓存器的实现 | 第25-28页 |
·2D-DCT变换的仿真结果与分析 | 第28-29页 |
·基于AAN算法的量化和Zig-zag扫描的FPGA设计及仿真结果分析 | 第29-35页 |
·基于AAN算法的量化的实现原理 | 第29页 |
·量化和Zig-zag扫描的FPGA设计 | 第29-30页 |
·实现时出现的问题及改进方法 | 第30-31页 |
·量化和Zig-zag扫描模块的仿真结果与分析 | 第31-35页 |
·Huffman编码的FPGA设计与仿真结果分析 | 第35-44页 |
·系数分割的FPGA设计与仿真结果分析 | 第35-36页 |
·DC系数编码的FPGA设计与仿真结果分析 | 第36-38页 |
·AC系数编码的FPGA设计与仿真结果分析 | 第38-41页 |
·数据拼接模块的FPGA设计与仿真结果分析 | 第41-44页 |
5 系统的硬件平台测试与结果分析 | 第44-63页 |
·RS232串口通信的FPGA实现 | 第44-51页 |
·RS232串口通信的协议 | 第44-45页 |
·RS232时钟模块的FPGA设计与仿真结果分析 | 第45-46页 |
·RS232数据接收模块的FPGA设计与仿真结果分析 | 第46-48页 |
·RS232数据发送模块的FPGA设计与仿真结果分析 | 第48-50页 |
·RS232串口通信模块的调试结果与分析 | 第50-51页 |
·测试时出现问题及改进方法 | 第51-53页 |
·DCT变换的硬件平台测试与结果分析 | 第53-57页 |
·1D_DCT模块的硬件平台测试与结果分析 | 第53-55页 |
·转置模块的硬件平台测试与结果分析 | 第55-56页 |
·2D_DCT模块的硬件平台测试与结果分析 | 第56-57页 |
·量化及Zig-zag扫描的硬件平台测试与结果分析 | 第57-59页 |
·Huffman编码的硬件平台测试与结果分析 | 第59-60页 |
·JPEG图像压缩系统的硬件平台测试与结果分析 | 第60-63页 |
·整个系统的硬件平台测试与结果分析 | 第60-61页 |
·系统性能分析 | 第61-63页 |
结论 | 第63-64页 |
参考文献 | 第64-66页 |
攻读硕士学位期间发表学术论文情况 | 第66-67页 |
致谢 | 第67-68页 |