高精度压缩采样系统的研究与设计
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 1 绪论 | 第7-11页 |
| ·课题背景及研究意义 | 第7-8页 |
| ·压缩感知的发展及应用领域 | 第8-10页 |
| ·主要研究工作及论文结构 | 第10-11页 |
| 2 压缩感知理论 | 第11-15页 |
| ·问题描述 | 第11-12页 |
| ·信号的稀疏表示 | 第12页 |
| ·观测矩阵的设计 | 第12-13页 |
| ·重构算法 | 第13-14页 |
| ·小结 | 第14-15页 |
| 3 压缩采样系统设计 | 第15-27页 |
| ·采样系统设计方案 | 第15-23页 |
| ·系统模型 | 第15-17页 |
| ·系统频域分析 | 第17-18页 |
| ·系统参数选取 | 第18-19页 |
| ·信道分离 | 第19-20页 |
| ·非理想模拟滤波器补偿 | 第20-23页 |
| ·重构系统设计方案 | 第23-24页 |
| ·CTF模块 | 第23页 |
| ·信号重构 | 第23页 |
| ·OMP算法 | 第23-24页 |
| ·系统仿真 | 第24-26页 |
| ·小结 | 第26-27页 |
| 4 高精度压缩采样系统的硬件设计 | 第27-46页 |
| ·模数转换电路设计 | 第27-33页 |
| ·AD7760工作原理 | 第28-29页 |
| ·AD7760驱动电路设计 | 第29-30页 |
| ·AD7760时钟电路设计 | 第30-32页 |
| ·AD7760电源电路及电源去耦设计 | 第32-33页 |
| ·数字信号处理电路设计 | 第33-40页 |
| ·FPGA、DSP选型 | 第33-35页 |
| ·FPGA、DSP配置电路 | 第35-38页 |
| ·FPGA、DSP时钟和复位电路 | 第38页 |
| ·FPGA、DSP外部存储器电路 | 第38-39页 |
| ·串口电路 | 第39-40页 |
| ·电源系统设计 | 第40-43页 |
| ·PCB设计 | 第43-45页 |
| ·PCB布局 | 第43-44页 |
| ·PCB布线 | 第44-45页 |
| ·小结 | 第45-46页 |
| 5 A/D转换器接口电路的FPGA设计与实现 | 第46-56页 |
| ·A/D数据读写控制模块 | 第46-49页 |
| ·写入AD7760 | 第47-48页 |
| ·读取AD7760 | 第48页 |
| ·同步AD7760 | 第48-49页 |
| ·FIFO数据写入控制模块 | 第49页 |
| ·FIFO缓冲模块 | 第49-50页 |
| ·FIFO数据读出控制模块 | 第50-51页 |
| ·串口发送模块 | 第51-52页 |
| ·A/D转换器的量化信噪比测试 | 第52-55页 |
| ·测试条件 | 第52-54页 |
| ·测试结果 | 第54-55页 |
| ·小结 | 第55-56页 |
| 结论 | 第56-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-59页 |