基于FPGA的数字音频信息隐藏技术研究
摘要 | 第1-6页 |
Abstract | 第6-11页 |
第1章 绪论 | 第11-15页 |
·研究背景及意义 | 第11-12页 |
·数字音频技术研究现状 | 第12页 |
·信息隐藏技术研究现状 | 第12-13页 |
·论文主要内容及结构 | 第13-15页 |
第2章 相关技术和开发工具 | 第15-27页 |
·FPGA 相关技术 | 第15-17页 |
·FPGA 和 SOPC 技术 | 第15-16页 |
·IP 核概念与分类 | 第16-17页 |
·数字音频处理技术 | 第17-22页 |
·声音数字化 | 第17-18页 |
·数字音频格式 | 第18-20页 |
·数字音频变换技术 | 第20-22页 |
·信息隐藏技术 | 第22-24页 |
·信息隐藏概念和模型 | 第22页 |
·信息隐藏学科的分支 | 第22-23页 |
·信息隐藏的特性和分支 | 第23-24页 |
·IP 核设计工具 | 第24-25页 |
·Quartus II | 第24-25页 |
·Nios II IDE | 第25页 |
·本章小结 | 第25-27页 |
第3章 数字音频信息隐藏软核结构设计 | 第27-39页 |
·总体结构设计 | 第27-29页 |
·主控制器结构设计 | 第29-33页 |
·数据缓存器结构设计 | 第33-35页 |
·数字音频缓存器结构设计 | 第33-34页 |
·隐藏信息缓存器结构设计 | 第34-35页 |
·信息隐藏算法模块结构设计 | 第35-38页 |
·LSB 模块结构设计 | 第35-36页 |
·DCT 模块结构设计 | 第36-38页 |
·本章小结 | 第38-39页 |
第4章 数字音频信息隐藏软核模块设计 | 第39-52页 |
·AC97 控制器模块设计 | 第39-41页 |
·主控制器模块设计 | 第41-44页 |
·数据线使用权优先级划分 | 第41-42页 |
·信息隐藏的过程控制 | 第42-43页 |
·信息提取的过程控制 | 第43-44页 |
·系统控制器模块 IP 核实现 | 第44页 |
·数据缓存器模块设计 | 第44-46页 |
·数字音频缓存器设计 | 第44-45页 |
·隐藏信息缓存器设计 | 第45-46页 |
·LSB 算法模块设计 | 第46-48页 |
·LSB 算法流程分析 | 第46-47页 |
·LSB 算法 IP 核实现 | 第47-48页 |
·DCT 算法模块设计 | 第48-51页 |
·DCT 算法流程分析 | 第48-49页 |
·DCT 算法 IP 核设计 | 第49-51页 |
·本章小结 | 第51-52页 |
第5章 数字音频信息隐藏软核测试及应用 | 第52-59页 |
·IP 软核设计 | 第52-54页 |
·实验过程及总结 | 第54-55页 |
·数字音频认证系统设计 | 第55-58页 |
·本章小结 | 第58-59页 |
结论 | 第59-60页 |
参考文献 | 第60-64页 |
攻读硕士期间发表的论文 | 第64-66页 |
致谢 | 第66-67页 |
大摘要 | 第67-71页 |