摘要 | 第1-5页 |
Abstract | 第5-11页 |
第一章 绪论 | 第11-15页 |
·引言 | 第11页 |
·雷达射频仿真技术的发展 | 第11-12页 |
·宽带相参雷达目标模拟系统 | 第12-13页 |
·模拟器高速电路的信号完整性问题 | 第13页 |
·本文研究内容及论文结构 | 第13-15页 |
第二章 宽带相参雷达目标模拟器高速电路设计 | 第15-29页 |
·雷达射频仿真系统的原理和组成 | 第15-16页 |
·宽带相参雷达目标模拟器高速电路设计 | 第16-28页 |
·数字射频存储处理技术 | 第16-18页 |
·宽带相参雷达目标模拟器工作原理 | 第18-20页 |
·宽带相参雷达目标模拟器系统级设计 | 第20-21页 |
·宽带相参雷达目标模拟器高速电路的设计实现 | 第21-28页 |
·高速数据处理通道设计实现 | 第21-25页 |
·模拟器400MHz 带宽数字射频处理通道设计实现 | 第25-28页 |
·本章小结 | 第28-29页 |
第三章 模拟器高速电路信号完整性分析与PCB 设计 | 第29-47页 |
·单一网络的信号完整性问题- | 第30-34页 |
·PCB 走线视为均匀传输线的分析 | 第30-32页 |
·传输线反射分析 | 第32-34页 |
·传输线的串扰 | 第34-38页 |
·容性、感性耦合串扰计算 | 第35-37页 |
·总串扰的计算 | 第37-38页 |
·差分对及差分阻抗 | 第38-41页 |
·差分阻抗与共模阻抗 | 第39-41页 |
·差分对返回电流分布及布线的特点 | 第41页 |
·400MHZ 带宽数字射频处理通道高速PCB 设计 | 第41-46页 |
·PCB 叠层设计 | 第41-43页 |
·布局、布线规则 | 第43-44页 |
·差分对布线约束条件 | 第44-46页 |
·本章小结 | 第46-47页 |
第四章 雷达目标模拟器高速电路信号完整性仿真 | 第47-62页 |
·SPICE 模型与IBIS 模型 | 第47-51页 |
·SPICE 模型 | 第48-50页 |
·IBIS 模型 | 第50-51页 |
·基于PSPICE 的LVDS SPICE 模型到IBIS 模型的转换 | 第51-58页 |
·A/D 芯片 LVDS 驱动电路及相关 SPICE 模型 | 第52-53页 |
·SPICE 模型到IBIS 模型的转换 | 第53-57页 |
·提取Pull_up I/V 曲线 | 第53-55页 |
·提取Pull_down I/V 曲线 | 第55页 |
·提取Power-clamp 与Gnd-clamp I/V 曲线 | 第55-56页 |
·提取Rising 与Falling V/T 曲线 | 第56-57页 |
·对转换IBIS 模型的仿真 | 第57-58页 |
·400MHZ 带宽数字射频处理通道PCB 的信号完整性仿真 | 第58-60页 |
·本章小结 | 第60-62页 |
第五章 总结 | 第62-63页 |
参考文献 | 第63-65页 |
致谢 | 第65-66页 |
在学期间的研究成果及发表的学术论文 | 第66页 |