某雷达信号处理系统的设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·论文研究的背景和意义 | 第7-8页 |
| ·研究发展概况 | 第8-9页 |
| ·论文的内容和安排 | 第9-11页 |
| 第二章 线性调频连续波雷达 | 第11-17页 |
| ·线性调频连续波雷达基本原理 | 第11-12页 |
| ·锯齿调频连续波雷达的信号分析 | 第12-15页 |
| ·锯齿LFMCW雷达差拍信号时域分析 | 第12-13页 |
| ·锯齿LFMCW雷达差拍信号频域分析 | 第13-15页 |
| ·锯齿LFMCW测速与测距 | 第15-16页 |
| ·测距与测速原理 | 第15页 |
| ·测距实例 | 第15-16页 |
| ·本章小结 | 第16-17页 |
| 第三章 某雷达信号处理系统的硬件实现 | 第17-35页 |
| ·概述 | 第17页 |
| ·系统功能要求 | 第17-18页 |
| ·芯片的选型 | 第18-23页 |
| ·A/D芯片的选型 | 第18-19页 |
| ·FPGA的选型 | 第19-21页 |
| ·DSP的选型 | 第21-23页 |
| ·系统的整体结构 | 第23-24页 |
| ·处理板的整体结构 | 第24-25页 |
| ·处理板的电源设计 | 第25-27页 |
| ·处理板电源设计需求分析 | 第25-26页 |
| ·处理板电源模块的实现 | 第26-27页 |
| ·处理板的拓扑设计 | 第27-29页 |
| ·处理板存储模块设计 | 第29-32页 |
| ·DSP与FLASH的接口设计 | 第29-30页 |
| ·DSP与SDRAM的接口设计 | 第30-32页 |
| ·处理板的PCB设计 | 第32-33页 |
| ·本章小结 | 第33-35页 |
| 第四章 某雷达信号处理系统的功能实现 | 第35-53页 |
| ·概述 | 第35页 |
| ·复位功能的实现 | 第35-37页 |
| ·功能需求分析 | 第35-36页 |
| ·复位功能的FPGA实现 | 第36-37页 |
| ·时频变换的实现 | 第37-39页 |
| ·Altera FFT IP核 | 第37-38页 |
| ·FFT的工程实现 | 第38-39页 |
| ·动目标显示 | 第39-41页 |
| ·锯齿LFMCW MTI 原理 | 第39-40页 |
| ·锯齿LFMCW MTI的FPGA实现 | 第40-41页 |
| ·FPGA与DSP的总线通信 | 第41-42页 |
| ·FPGA与DSP的链路口通信 | 第42-47页 |
| ·ADSP-TS201 链路口协议 | 第43-44页 |
| ·在FPGA实现链路口接收模块 | 第44-45页 |
| ·在FPGA实现链路口发送模块 | 第45-47页 |
| ·FPGA静态时序分析 | 第47-50页 |
| ·时序约束基本术语 | 第47-48页 |
| ·TIMEQuest静态时序分析器 | 第48-49页 |
| ·链路口通信逻辑添加约束前后对比 | 第49-50页 |
| ·DSP中的功能分配与实现 | 第50-52页 |
| ·DSP中的功能分配 | 第50-51页 |
| ·DSP中的功能实现 | 第51-52页 |
| ·本章小结 | 第52-53页 |
| 第五章 系统测试 | 第53-57页 |
| ·测试系统 | 第53-54页 |
| ·系统测试结果 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 结束语 | 第57-59页 |
| 致谢 | 第59-61页 |
| 参考文献 | 第61-63页 |
| 研究成果 | 第63-64页 |