中文摘要 | 第1页 |
英文摘要 | 第3-6页 |
第一章 引言 | 第6-10页 |
·选题背景 | 第6页 |
·现状分析 | 第6-9页 |
·PCI 总线技术的发展与研究现状 | 第6-8页 |
·数字集成电路的发展 | 第8-9页 |
·课题研究的主要内容与意义 | 第9-10页 |
第二章 WISHBONE 总线介绍 | 第10-18页 |
·WISHBONE 总线概述 | 第10-11页 |
·接口标准 | 第11-13页 |
·SYSCON 模块信号定义 | 第11页 |
·主设备与从设备共有的信号定义 | 第11-12页 |
·主设备信号定义 | 第12-13页 |
·从设备信号定义 | 第13页 |
·总线周期 | 第13-18页 |
·单时钟读/写周期 | 第13-15页 |
·块读/写周期 | 第15-17页 |
·读/改/写周期 | 第17-18页 |
第三章 PCI 总线介绍 | 第18-35页 |
·PCI 总线概述 | 第18-20页 |
·PCI 总线简介 | 第18页 |
·PCI 总线的特点 | 第18-20页 |
·PCI 总线信号定义 | 第20-23页 |
·信号类型 | 第20-21页 |
·信号定义 | 第21-23页 |
·PCI 总线操作 | 第23-35页 |
·总线命令 | 第23-26页 |
·总线命令分类 | 第23-26页 |
·总线命令使用规则 | 第26页 |
·PCI 总线协议的基本原理 | 第26-28页 |
·PCI 总线交易 | 第28-35页 |
·读交易 | 第29页 |
·写交易 | 第29-30页 |
·交易终止 | 第30-35页 |
第四章 PCI 总线控制器和桥接器的结构与功能设计 | 第35-46页 |
·PCI 桥概述与模块结构 | 第35-37页 |
·Wishbone slave 模块 | 第35-36页 |
·PCI target 模块 | 第36-37页 |
·PCI 桥的交易过程 | 第37-46页 |
·桥的初始化 | 第37-38页 |
·主设备的初始化 | 第38页 |
·从设备的初始化 | 第38页 |
·Wishbone slave 模块的读写操作 | 第38-42页 |
·Wishbone 到PCI 的写周期 | 第38-40页 |
·Wishbone 到PCI 的读周期 | 第40-42页 |
·PCI target 模块的读写操作 | 第42-46页 |
·PCI 到Wishbone 的写周期 | 第42-43页 |
·PCI 到Wishbone 的读周期 | 第43-46页 |
第五章 功能验证 | 第46-49页 |
·本课题仿真测试环境 | 第46页 |
·功能验证结果 | 第46-49页 |
·Wishbone slave 模块仿真结果 | 第47页 |
·PCI target 模块仿真结果 | 第47-49页 |
第六章 结束语 | 第49-50页 |
·本文的工作总结 | 第49页 |
·研究展望 | 第49-50页 |
参考文献 | 第50-52页 |
致谢 | 第52-53页 |
在学期间发表论文和参加科研情况 | 第53页 |