基于FPGA浮点运算器的设计及其在雷达中的应用
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-12页 |
·论文选题的背景及意义 | 第7-8页 |
·FPGA 与数字信号处理 | 第8-11页 |
·实现数字信号处理的两种主要手段 | 第8页 |
·实现数字信号处理的两种手段的比较 | 第8-11页 |
·总结 | 第11页 |
·研究内容及本文组成 | 第11-12页 |
第二章 定点数、浮点数格式及其相互转化 | 第12-19页 |
·定点数的格式 | 第12-13页 |
·补码的表示 | 第12-13页 |
·浮点数的格式 | 第13-14页 |
·定点数转化为浮点数 | 第14-17页 |
·定点数转化为浮点数的基本方法 | 第14-15页 |
·流程图及程序说明 | 第15-16页 |
·生成模块 | 第16页 |
·仿真波形及结果对照表 | 第16-17页 |
·浮点数转化为定点数 | 第17-18页 |
·转化方法 | 第17页 |
·流程图 | 第17-18页 |
·仿真波形 | 第18页 |
·本章小结 | 第18-19页 |
第三章 浮点运算电路的设计 | 第19-33页 |
·浮点数乘法器 | 第19-22页 |
·浮点数乘法的基本方法 | 第19-20页 |
·流程图 | 第20-21页 |
·生成模块 | 第21页 |
·仿真波形及结果对照表 | 第21-22页 |
·浮点数加法器 | 第22-27页 |
·浮点数加法的基本思路 | 第22-24页 |
·流水线结构设计简介 | 第24-25页 |
·浮点加法流程图及程序说明 | 第25-26页 |
·生成模块 | 第26页 |
·仿真波形及结果对照表 | 第26-27页 |
·浮点数减法器 | 第27页 |
·浮点数除法器 | 第27-31页 |
·浮点数除法运算规则 | 第28页 |
·除法的基本原理 | 第28-29页 |
·基于减法操作的算法 | 第29-30页 |
·基于乘法操作的算法 | 第30页 |
·算法比较与选择 | 第30-31页 |
·浮点运算性能分析 | 第31-32页 |
·本章小结 | 第32-33页 |
第四章 浮点运算器在雷达中的应用 | 第33-50页 |
·浮点 FIR 滤波器的设计 | 第33-37页 |
·FIR 滤波器的基本结构 | 第33-34页 |
·浮点 FIR 滤波器的实现 | 第34-36页 |
·FIR 滤波器的仿真波形及结果对照表 | 第36-37页 |
·浮点中频正交采样的设计 | 第37-42页 |
·中频正交采样的基本原理 | 第37-38页 |
·低通滤波法 | 第38-39页 |
·插值法 | 第39-40页 |
·多相滤波法 | 第40-41页 |
·浮点化正交中频采样 | 第41-42页 |
·浮点 FFT 的设计 | 第42-49页 |
·FFT 算法简述 | 第42-44页 |
·设计方法 | 第44-49页 |
·本章小结 | 第49-50页 |
结束语 | 第50-51页 |
致谢 | 第51-52页 |
参考文献 | 第52-54页 |
作者在读期间的科研成果 | 第54-55页 |