DVB-S2接收机符号同步技术研究及FPGA实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 引言 | 第9-15页 |
| ·卫星通信相关知识和背景 | 第9-13页 |
| ·卫星通信和 DVB-S2 | 第9-11页 |
| ·接收机和符号同步 | 第11-13页 |
| ·论文选题 | 第13页 |
| ·论文内容安排 | 第13-15页 |
| 第二章 DVB-S2 接收机实现方案 | 第15-22页 |
| ·AD 采样 | 第16-17页 |
| ·数字解调 | 第17-18页 |
| ·匹配滤波 | 第18-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 DVB-S2 接收机符号同步 | 第22-43页 |
| ·符号同步实现方案 | 第22-23页 |
| ·插值滤波算法 | 第23-37页 |
| ·插值滤波器原理 | 第23-24页 |
| ·插值滤波器性能分析 | 第24-26页 |
| ·插值滤波器设计 | 第26-30页 |
| ·一种基于多项式的插值滤波器 | 第30-35页 |
| ·插值滤波器实现结构 | 第35-37页 |
| ·定时误差估计 | 第37-40页 |
| ·Gardner 算法 | 第37-39页 |
| ·一种改进的 Gardner 算法 | 第39-40页 |
| ·环路滤波设计 | 第40-41页 |
| ·插值控制器设计 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 第四章 符号同步算法仿真 | 第43-55页 |
| ·Matlab 和 Simulink 介绍 | 第43-44页 |
| ·符号同步分模块仿真 | 第44-47页 |
| ·插值滤波建模 | 第44-46页 |
| ·定时误差建模 | 第46-47页 |
| ·环路滤波的建模 | 第47页 |
| ·接收机系统仿真 | 第47-54页 |
| ·接收机模块建模 | 第48-49页 |
| ·接收机系统仿真结果 | 第49-54页 |
| ·本章小结 | 第54-55页 |
| 第五章 符号同步 FPGA 实现 | 第55-66页 |
| ·FPGA 及其设计流程 | 第55-56页 |
| ·符号同步 FPGA 实现 | 第56-65页 |
| ·插值滤波模块架构安排 | 第56-58页 |
| ·主要分模块设计 | 第58-62页 |
| ·综合后端及调试 | 第62-65页 |
| ·本章小结 | 第65-66页 |
| 第六章 总结和展望 | 第66-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-72页 |