人民币智能分捡器硬件系统设计
第1章 绪论 | 第1-13页 |
·课题研究背景 | 第7-8页 |
·相关技术发展现状 | 第8-11页 |
·课题研究内容及研究成果 | 第11-13页 |
第2章 系统总体方案设计 | 第13-26页 |
·系统基本组成环节 | 第13页 |
·系统硬件设施 | 第13-15页 |
·系统的工作原理 | 第15-26页 |
·系统工作流程 | 第15-17页 |
·验钞原理 | 第17-20页 |
·分捡原理 | 第20-24页 |
·点钞原理 | 第24-26页 |
第3章 单片机控制点钞、验钞子系统设计 | 第26-37页 |
·单片机芯片选型 | 第26-28页 |
·系统部分硬件电路设计 | 第28-37页 |
·单片机控制系统功能描述 | 第28-29页 |
·人民币点钞计数处理电路 | 第29-30页 |
·人民币验钞检测电路 | 第30-33页 |
·功能选择键输入系统设计 | 第33页 |
·LED显示系统电路设计 | 第33-35页 |
·其它功能电路设计 | 第35-37页 |
第4章 人民币图像采集输入子系统设计 | 第37-48页 |
·人民币图像采集系统整体设计 | 第37-38页 |
·CCD图像传感器 | 第38-41页 |
·CCD图像传感器工作原理 | 第38-40页 |
·线阵CCD型传感器——TCD1208AP | 第40-41页 |
·人民币模拟视频信号采集电路设计 | 第41-42页 |
·人民币视频图像预处理电路的设计 | 第42-46页 |
·视频图像预处理的设计 | 第42-43页 |
·视频解码芯片—SAA7113特性 | 第43-45页 |
·SAA7113处理电路 | 第45-46页 |
·数字视频图像存储设计 | 第46-48页 |
第5章 DSP控制分捡子系统设计 | 第48-58页 |
·DSP芯片选择以及功能描述 | 第48-50页 |
·TMS320VC5402芯片结构特性 | 第48-50页 |
·DSP在智能分捡系统中的功能描述 | 第50页 |
·DSP外围电路的设计 | 第50-52页 |
·DSP存储空间的扩展 | 第52-55页 |
·数据存储器扩展 | 第53-54页 |
·Flash存储器扩展 | 第54-55页 |
·DSP与单片机串行通信接口的设计 | 第55-58页 |
·串行口介绍 | 第56页 |
·初始化设置以及通信协议 | 第56-58页 |
第6章 全局逻辑电路综合设计 | 第58-69页 |
·全局逻辑电路功能描述 | 第58页 |
·可编程逻辑器件 | 第58-61页 |
·系统整体逻辑设计 | 第61-69页 |
·时序发生器 | 第61-62页 |
·图像采集时CCD的驱动发生模块 | 第62-65页 |
·图像缓存器读写控制模块 | 第65-67页 |
·DSP外接存储器的逻辑控制模块 | 第67-69页 |
第7章 总结与展望 | 第69-71页 |
·全文总结 | 第69-70页 |
·研究展望 | 第70-71页 |
参考文献 | 第71-74页 |
作者在读硕士期间发表的学术论文、参与科研项目 | 第74-75页 |
致谢 | 第75页 |