冲激UWB收发基带处理单元的FPGA设计
摘要 | 第1-5页 |
Abstract | 第5-12页 |
缩略语对照表 | 第12-14页 |
第一章 引言 | 第14-21页 |
·本论文的研究背景和意义 | 第14页 |
·UWB 的研究现状 | 第14-19页 |
·本论文的主要研究内容和贡献 | 第19-20页 |
·本论文的结构安排 | 第20-21页 |
第二章 UWB 的理论基础 | 第21-32页 |
·超宽带无线电的定义 | 第21-22页 |
·超宽带无线电的特点 | 第22-23页 |
·冲激脉冲的类型 | 第23-25页 |
·UWB 信道特性 | 第25-26页 |
·UWB 调制方法 | 第26-29页 |
·TR_UWB 系统概述 | 第29-30页 |
·TR_UWB 系统结构的优点 | 第30-31页 |
·本章小结 | 第31-32页 |
第三章 硬件平台介绍 | 第32-45页 |
·可编程逻辑器件概述 | 第32-38页 |
·硬件描述语言Verilog HDL | 第38页 |
·EDA 硬件电路设计方法 | 第38-41页 |
·Xilinx Virtex-II 系列芯片介绍 | 第41-44页 |
·本章小结 | 第44-45页 |
第四章 TR_UWB 系统总体设计 | 第45-59页 |
·系统总体方案 | 第45-46页 |
·模拟相关方案 | 第46-51页 |
·数字相关方案 | 第51-57页 |
·方案对比 | 第57-58页 |
·本章小结 | 第58-59页 |
第五章 UWB 收发信机的设计与仿真 | 第59-84页 |
·引言 | 第59页 |
·帧结构 | 第59-63页 |
·组帧模块设计 | 第63-64页 |
·扩频模块设计 | 第64-68页 |
·调制模块设计 | 第68-71页 |
·同步 | 第71-78页 |
·解调模块设计 | 第78-81页 |
·解扩模块设计 | 第81-82页 |
·拆帧模块设计 | 第82-83页 |
·资源占用 | 第83页 |
·本章小结 | 第83-84页 |
第六章 全文总结及未来研究方向 | 第84-85页 |
·全文总结 | 第84页 |
·对下一步工作的建议以及未来研究方向 | 第84-85页 |
致谢 | 第85-86页 |
参考文献 | 第86-88页 |
硕士研究生期间的研究成果 | 第88-89页 |
个人简历 | 第89页 |