List of Figures | 第1-7页 |
List of Tables | 第7-8页 |
绪论 | 第8-15页 |
·引言 | 第8-9页 |
·研究原因 | 第9-12页 |
·研究背景及国内外现状 | 第12-15页 |
理论基础 | 第15-33页 |
·引言 | 第15页 |
·功能理论分析 | 第15-32页 |
·8b/10b编解码(8b/10b Encoding/Decoding) | 第15-17页 |
·封包/解包(Framing/De-Framing) | 第17-20页 |
·数据加扰/数据去扰(Data Scramble/Data De-Scramble) | 第20-22页 |
·连接管理LTSSM(Link Training and Status State Machine) | 第22-31页 |
·时钟补偿(Clock Tolerance Compensation) | 第31-32页 |
·小结 | 第32-33页 |
设计实现 | 第33-52页 |
·设计目标 | 第34-39页 |
·设计考虑 | 第34-39页 |
·设计目标设定 | 第39页 |
·重点模块&创新点阐述 | 第39-51页 |
·LTSSM | 第39-40页 |
·TX-DP | 第40-42页 |
·RX-DP | 第42-44页 |
·流水化解码(Pipeline Decoding) | 第44-45页 |
·共享状态机&数据通路(Share SM & DP) | 第45-47页 |
·动态生成代码(Dynamic generate code) | 第47-49页 |
·分而治之(Divide & Conquer) | 第49-51页 |
·小结 | 第51-52页 |
总结 | 第52-67页 |
·Quark core的性能指标 | 第52-56页 |
·MAC层资源利用情况 | 第52-53页 |
·MAC层频率综合情况 | 第53-56页 |
·Quark core和主流PCI Express core的资源频率对比 | 第56页 |
·Quark Vs Xilinx概况 | 第56-66页 |
·测试环境 | 第57-59页 |
·测试结果分析和对比 | 第59-66页 |
·总结与展望 | 第66-67页 |
参考文献 | 第67-69页 |
致谢 | 第69页 |