| 第1章 绪论 | 第1-13页 |
| ·课题的引入 | 第7-8页 |
| ·逻辑分析仪 | 第8-10页 |
| ·逻辑分析仪的基本工作原理 | 第9页 |
| ·逻辑分析仪的一些技术指标 | 第9-10页 |
| ·虚拟仪器的简单介绍及发展现状 | 第10-11页 |
| ·研究虚拟逻辑分析仪的必要性 | 第11-12页 |
| ·论文的实现 | 第12-13页 |
| 第2章 可编程逻辑器件 | 第13-22页 |
| ·简单PLD的基本结构 | 第13-14页 |
| ·现场可编程门阵列(FPGA) | 第14-16页 |
| ·FPGA的分类 | 第14-15页 |
| ·FPGA的基本结构 | 第15-16页 |
| ·选择FPGA芯片 | 第16-21页 |
| ·Cyclone系列器件的特点 | 第16-17页 |
| ·EP1C3T系列Cyclone芯片的结构描述 | 第17-21页 |
| ·FPGA的应用 | 第21-22页 |
| 第3章 逻辑分析仪的硬件电路设计 | 第22-32页 |
| ·虚拟逻辑分析仪系统结构 | 第22页 |
| ·硬件设计 | 第22-29页 |
| ·逻辑分析仪的功能模块 | 第23-26页 |
| ·逻辑分析仪的电源设计 | 第26-27页 |
| ·并口驱动设计 | 第27-29页 |
| ·电路印制板(PCB)的设计 | 第29-32页 |
| ·高频电路设计技术 | 第30页 |
| ·逻辑分析仪的PCB设计 | 第30-32页 |
| 第4章 逻辑分析仪的功能软件设计 | 第32-50页 |
| ·可编程逻辑器件的应用 | 第32-35页 |
| ·基本设计方法 | 第32-34页 |
| ·设计流程 | 第34-35页 |
| ·Verilog HDL的基本结构与硬件描述的设计过程 | 第35-37页 |
| ·module模块的基本结构 | 第35-36页 |
| ·用Verilog HDL进行硬件设计的实现过程 | 第36-37页 |
| ·虚拟逻辑分析仪具体模块的设计输入和编译 | 第37-42页 |
| ·仿真 | 第42-44页 |
| ·器件编程与配置 | 第44-50页 |
| ·Cyclone芯片的配置 | 第45-47页 |
| ·JTAG模式下载 | 第47-48页 |
| ·在系统可编程技术 | 第48-50页 |
| 第5章 逻辑分析仪与计算机的通信 | 第50-56页 |
| ·物理接口准则 | 第50-51页 |
| ·总体设计 | 第50-51页 |
| ·接口设计 | 第51页 |
| ·接口通信种类 | 第51-52页 |
| ·EPP模式简介 | 第52-53页 |
| ·EPP的数据传输模式 | 第53页 |
| ·EPP寄存器 | 第53-54页 |
| ·EPP控制芯片的编程 | 第54-55页 |
| ·并口的调试 | 第55-56页 |
| 第6章 逻辑分析仪的驱动程序 | 第56-74页 |
| ·设备驱动程序环境 | 第56-61页 |
| ·Win32程序接口 | 第56-60页 |
| ·Windows设备驱动程序模型 | 第60页 |
| ·Windows设备驱动程序的调用 | 第60-61页 |
| ·设备驱动程序的组成部分 | 第61-62页 |
| ·驱动程序的入口点和回调例程 | 第62-70页 |
| ·分发例程 | 第64-66页 |
| ·创建设备 | 第66-67页 |
| ·硬件资源分配 | 第67-69页 |
| ·调用其它层的驱动程序 | 第69-70页 |
| ·串行硬件的访问 | 第70-72页 |
| ·电源管理 | 第72页 |
| ·WMI | 第72-74页 |
| 第7章 仪器控制面板设计及结果分析 | 第74-79页 |
| ·电路板的整体调试 | 第74-75页 |
| ·虚拟逻辑分析仪控制面板的编写 | 第75-76页 |
| ·逻辑分析仪的一个测试例子 | 第76-78页 |
| ·结果分析 | 第78-79页 |
| 结论 | 第79-81页 |
| 致谢 | 第81-82页 |
| 参考文献 | 第82-85页 |
| 附录一 | 第85-86页 |
| 攻读硕士学位期间发表的论文及科研成果 | 第86页 |