快速跳频频率合成器的研制
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第1章 绪论 | 第9-13页 |
·课题研究背景与意义 | 第9页 |
·国内外的研究现状 | 第9-10页 |
·频率合成器的主要性能指标 | 第10-12页 |
·本课题主要研究内容 | 第12-13页 |
第2章 频率合成技术理论 | 第13-29页 |
·锁相式频率合成技术 | 第13-21页 |
·锁相式频率合成器基本结构与原理 | 第13-15页 |
·锁相环的传输函数 | 第15-16页 |
·锁相环相位噪声分析 | 第16-20页 |
·杂散输出与抑制分析 | 第20-21页 |
·直接数字频率合成技术 | 第21-29页 |
·DDS 的基本原理与结构 | 第21-23页 |
·DDS 的输出频谱分析 | 第23-27页 |
·杂散抑制方法 | 第27-28页 |
·DDS 的相位噪声分析 | 第28-29页 |
第3章 跳频频率合成器方案设计和分析 | 第29-43页 |
·PLL 与DDS 组合频率合成方案 | 第29-31页 |
·DDS 激励PLL 方案 | 第29-30页 |
·PLL 内嵌DDS 方案 | 第30页 |
·DDS 和PLL 环外混频方案 | 第30-31页 |
·跳频频率合成系统方案设计 | 第31-32页 |
·系统指标设 | 第31页 |
·系统方案分析设计 | 第31-32页 |
·系统总体设计 | 第32-34页 |
·频率合成器实现框图 | 第32-33页 |
·主要芯片及其指标 | 第33-34页 |
·系统指标可行性分析 | 第34-43页 |
·锁相环的相位噪声分析 | 第34-38页 |
·系统总相位噪声分析 | 第38-40页 |
·系统杂散分析 | 第40-41页 |
·系统其他指标分析 | 第41-43页 |
第4章 跳频频率合成器的设计 | 第43-59页 |
·基于AD9516 的PLL 模块设计与实现 | 第43-47页 |
·AD9516 结构与功能 | 第43-44页 |
·AD9516 环路滤波器设计 | 第44-46页 |
·AD9516 芯片配置 | 第46-47页 |
·DDS 模块设计与实现 | 第47-50页 |
·AD9910 结构与功能 | 第47-49页 |
·AD9910 芯片的配置 | 第49-50页 |
·基于ADF4360 的PLL 模块设计与实现 | 第50-54页 |
·ADF4360 芯片结构与功能 | 第50-51页 |
·ADF4360 环路滤波器设计 | 第51-53页 |
·ADF4360 芯片配置 | 第53-54页 |
·系统滤波器设计 | 第54-57页 |
·低通滤波器设计 | 第54-55页 |
·带通滤波器设计 | 第55-57页 |
·系统控制模块设计 | 第57-58页 |
·电磁兼容设计 | 第58-59页 |
第5章 跳频图案的设计 | 第59-68页 |
·跳频图案概述 | 第59页 |
·跳频图案的选择 | 第59-60页 |
·跳频图案的设计 | 第60-65页 |
·基于m 序列的跳频图案设计 | 第60-63页 |
·基于RS 序列的跳频图案设计 | 第63-65页 |
·跳频图案的硬件设计与实现 | 第65-68页 |
第6章 结论 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-72页 |
附录 | 第72页 |