基于FPGA的射频功放数字预失真技术平台研究与实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-14页 |
| ·研究背景 | 第10页 |
| ·射频功放线性化研究的目的和意义 | 第10-11页 |
| ·国内外功放线性化技术研究发展 | 第11-12页 |
| ·本文构成及作者的主要工作 | 第12-14页 |
| 第2章 功放非线性失真与主要技术指标 | 第14-21页 |
| ·功放非线性概述 | 第14-17页 |
| ·AM-AM 和AM-PM 转换 | 第14-15页 |
| ·谐波特性 | 第15页 |
| ·互调失真 | 第15-16页 |
| ·交调失真 | 第16-17页 |
| ·功率放大器的技术指标 | 第17-21页 |
| ·1dB 压缩点 | 第17-18页 |
| ·三阶截点 | 第18-19页 |
| ·邻近信道功率比 | 第19页 |
| ·误差矢量幅度 | 第19-20页 |
| ·带肩与调制误码率 | 第20-21页 |
| 第3章 几种功放线性化技术 | 第21-28页 |
| ·功率回退法 | 第21页 |
| ·射频反馈技术 | 第21-23页 |
| ·前馈法 | 第23-24页 |
| ·LINC 法 | 第24页 |
| ·预失真法 | 第24-28页 |
| ·射频预失真 | 第25页 |
| ·基带预失真 | 第25-28页 |
| 第4章 基于FPGA 的IP 核数字预失真 | 第28-39页 |
| ·DPD 算法原理 | 第28-29页 |
| ·基于查找表的DPD 研究 | 第29-30页 |
| ·DPD IP 整体方案构成 | 第30-32页 |
| ·DPD V2.0 IP 核应用设计研究 | 第32-39页 |
| ·V2.0 IP 介绍 | 第33-35页 |
| ·IP 核中SBRAM 应用 | 第35-36页 |
| ·MircoBlaze 控制层流程 | 第36-39页 |
| 第5章 DPD 频率合成方案设计 | 第39-47页 |
| ·总体结构框图 | 第39-40页 |
| ·方案中各频率合成器应用设计 | 第40-46页 |
| ·AD9549 设计 | 第40-41页 |
| ·AD9516 设计 | 第41-42页 |
| ·ADF4360-2 设计 | 第42-44页 |
| ·ADF4106 设计 | 第44-45页 |
| ·ADF4157 设计 | 第45-46页 |
| ·各合成时钟频率输出 | 第46-47页 |
| 第6章 整体方案部分软硬件调试 | 第47-52页 |
| ·软件应用设计 | 第47-48页 |
| ·DCM 设计 | 第47-48页 |
| ·FPGA 应用设计 | 第48页 |
| ·硬件部分调试改进 | 第48-52页 |
| ·反馈回路调试 | 第48-50页 |
| ·射频功放调试 | 第50-52页 |
| 第7章 工作总结与下一步计划 | 第52-54页 |
| ·工作总结 | 第52页 |
| ·下一步计划 | 第52-54页 |
| 致谢 | 第54-55页 |
| 参考文献 | 第55-58页 |
| 附录 | 第58页 |