摘要 | 第4-5页 |
abstract | 第5-6页 |
1 引言 | 第9-14页 |
1.1 课题背景 | 第9页 |
1.2 SRAM型FPGA在轨所受单粒子效应影响 | 第9-10页 |
1.3 抵抗单粒子效应的主要方法介绍 | 第10-12页 |
1.4 论文主要研究内容及章节安排 | 第12-14页 |
2 回读、比对刷新法原理基础 | 第14-30页 |
2.1 Virtex-Ⅱ型FPGA配置原理 | 第14-18页 |
2.1.1 Virtex-Ⅱ型FPGA基本配置模式 | 第14-15页 |
2.1.2 Virtex-Ⅱ型FPGA配置管脚定义 | 第15-16页 |
2.1.3 Virtex-Ⅱ型FPGA上电配置流程 | 第16-18页 |
2.2 从并配置模式 | 第18-20页 |
2.3 回读技术 | 第20-27页 |
2.3.1 配置信息数据格式 | 第21-22页 |
2.3.2 回读步骤及控制命令 | 第22-23页 |
2.3.3 配置寄存器及CMD指令 | 第23-25页 |
2.3.4 读、写状态的切换 | 第25-27页 |
2.4 PROM配置原理 | 第27-29页 |
2.5 本章小结 | 第29-30页 |
3 实验系统设计 | 第30-44页 |
3.1 总体方案设计 | 第31-36页 |
3.1.1 芯片选择 | 第32页 |
3.1.2 模拟故障注入 | 第32-34页 |
3.1.3 系统工作流程 | 第34-36页 |
3.2 硬件平台设计 | 第36-43页 |
3.2.1 控制部分设计 | 第37-38页 |
3.2.2 功能部分设计 | 第38-42页 |
3.2.3 集成改进设计 | 第42-43页 |
3.3 本章小结 | 第43-44页 |
4 代码设计与实验调试 | 第44-63页 |
4.1 代码模块设计及相应仿真 | 第44-52页 |
4.1.1 系统上电预配置模块 | 第44-46页 |
4.1.2 PROM控制模块 | 第46-48页 |
4.1.3 从并模式配置模块 | 第48-50页 |
4.1.4 回读状态控制模块 | 第50-51页 |
4.1.5 逐位比对模块 | 第51-52页 |
4.2 调试具体步骤与结果 | 第52-61页 |
4.3 本章小结 | 第61-63页 |
5 总结与展望 | 第63-65页 |
致谢 | 第65-67页 |
参考文献 | 第67-71页 |