致谢 | 第7-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9页 |
第一章 绪论 | 第15-21页 |
1.1 研究背景与研究意义 | 第15页 |
1.2 相关技术概述 | 第15-18页 |
1.2.1 SoC | 第15-16页 |
1.2.2 MPSoC | 第16-17页 |
1.2.3 片上可重构计算系统 | 第17页 |
1.2.4 MPSoC-NoC | 第17-18页 |
1.3 MPSoC的设计技术介绍 | 第18-19页 |
1.3.1 MPSoC的系统级设计 | 第18页 |
1.3.2 基于仿真精度MPSoC的模型分类 | 第18-19页 |
1.4 研究现状概况 | 第19-20页 |
1.5 课题来源 | 第20页 |
1.6 论文内容和结构 | 第20-21页 |
第二章 系统建模 | 第21-29页 |
2.1 系统建模 | 第21-24页 |
2.1.1 电子系统级设计 | 第21-22页 |
2.1.2 系统建模工具与方法 | 第22-24页 |
2.2 系统建模的主要问题及关键技术 | 第24-27页 |
2.2.1 系统建模的主要问题 | 第24页 |
2.2.2 系统建模关键技术 | 第24-27页 |
2.3 混合抽象层次系统模型架构 | 第27-28页 |
2.4 本章小结 | 第28-29页 |
第三章 异构多核系统各模块的模型设计 | 第29-53页 |
3.1 可编程协处理器模型设计 | 第29-42页 |
3.1.1 指令集模拟器建模技术 | 第29页 |
3.1.2 协处理器设计基础 | 第29-32页 |
3.1.3 Microblaze的ISS模型设计 | 第32-40页 |
3.1.4 协处理器模型设计 | 第40-41页 |
3.1.5 周期精确的COP模型设计与实现 | 第41-42页 |
3.1.6 指令精确的COP模型设计与实现 | 第42页 |
3.2 可重构计算单元模型设计 | 第42-47页 |
3.2.1 周期精确RCU模型设计 | 第43-47页 |
3.2.2 非周期精确RCU模型设计与实现 | 第47页 |
3.3 周期精确的RTL级片上网络模型设计 | 第47-52页 |
3.3.1 片上网络基础 | 第48-50页 |
3.3.2 周期精确RTL级NoC模型的设计 | 第50-52页 |
3.4 本章小结 | 第52-53页 |
第四章 异构多核系统的混合精度模型设计 | 第53-74页 |
4.1 搭建混合精度系统模型的意义 | 第53-54页 |
4.2 搭建混合精度系统模型所要面对的关键问题及主要解决方法 | 第54-57页 |
4.2.1 关键问题 | 第54-55页 |
4.2.2 主要解决方法 | 第55-57页 |
4.3 接口封装技术 | 第57-58页 |
4.4 异构多核系统混合精度模型的主要构成 | 第58-59页 |
4.5 异构多核系统混合精度模型的设计与实现 | 第59-64页 |
4.5.1 接口封装的实现 | 第59-60页 |
4.5.2 总线传输控制状态机的设计与实现 | 第60-61页 |
4.5.3 混合精度系统模型可配置的实现 | 第61-63页 |
4.5.4 混合精度系统模型的集成 | 第63-64页 |
4.6 仿真测试 | 第64-73页 |
4.6.1 测试目的 | 第64-65页 |
4.6.2 测试流程 | 第65页 |
4.6.3 算法分析与任务划分 | 第65-67页 |
4.6.4 异构多核系统测试模型 | 第67-68页 |
4.6.5 算法映射 | 第68-69页 |
4.6.6 测试结果分析 | 第69-73页 |
4.7 本章小结 | 第73-74页 |
第五章 总结与展望 | 第74-76页 |
5.1 总结 | 第74页 |
5.2 展望 | 第74-76页 |
参考文献 | 第76-79页 |
攻读硕士学位期间的学术活动及成果情况 | 第79页 |