硅基宽带频率合成器的研究与设计
| 摘要 | 第5-7页 |
| ABSTRACT | 第7-8页 |
| 符号对照表 | 第13-14页 |
| 缩略语对照表 | 第14-18页 |
| 第一章 绪论 | 第18-22页 |
| 1.1 研究工作的背景与意义 | 第18-19页 |
| 1.2 频率合成器的国内外研究现状 | 第19-20页 |
| 1.3 论文研究内容与结构 | 第20-22页 |
| 第二章 锁相环频率合成器结构与原理分析 | 第22-32页 |
| 2.1 锁相环频率合成器原理 | 第22-23页 |
| 2.2 锁相环系统的基本模块 | 第23-31页 |
| 2.2.1 鉴相器 | 第23-25页 |
| 2.2.2 电荷泵 | 第25-27页 |
| 2.2.3 环路滤波器 | 第27-28页 |
| 2.2.4 压控振荡器 | 第28-30页 |
| 2.2.5 分频器 | 第30-31页 |
| 2.3 本章小结 | 第31-32页 |
| 第三章 锁相环频率合成器系统设计 | 第32-54页 |
| 3.1 射频前端收发器结构 | 第32-33页 |
| 3.2 频率合成器的评价指标 | 第33-41页 |
| 3.2.1 频率范围 | 第33页 |
| 3.2.2 频率间隔 | 第33页 |
| 3.2.3 频率准确度与稳定度 | 第33-38页 |
| 3.2.4 杂散或毛刺 | 第38-40页 |
| 3.2.5 频率转换时间 | 第40-41页 |
| 3.3 锁相环频率合成器系统分析 | 第41-52页 |
| 3.3.1 锁相环频率合成器线性模型 | 第41-43页 |
| 3.3.2 锁相环频率合成器噪声分析 | 第43-46页 |
| 3.3.3 锁相环频率合成器环路参数及性能分析 | 第46-48页 |
| 3.3.4 锁相环频率合成器瞬态过程和锁定时间 | 第48-52页 |
| 3.4 本章小结 | 第52-54页 |
| 第四章 电荷泵锁相环频率合成器模块电路设计 | 第54-80页 |
| 4.1 全差分高速鉴频鉴相器设计 | 第54-58页 |
| 4.1.1 高速D触发器设计 | 第55-56页 |
| 4.1.2 整形缓冲单元设计 | 第56-57页 |
| 4.1.3 鉴频鉴相器仿真验证 | 第57-58页 |
| 4.2 高匹配度电荷泵设计 | 第58-63页 |
| 4.2.1 轨到轨运算放大器设计 | 第59-60页 |
| 4.2.2 偏置拷贝环路技术 | 第60-61页 |
| 4.2.3 电荷泵仿真验证 | 第61-63页 |
| 4.3 宽带压控振荡器设计 | 第63-72页 |
| 4.3.1 宽带压控振荡器基础 | 第63-65页 |
| 4.3.2 开关电容阵列设计 | 第65-66页 |
| 4.3.3 模拟调谐单元设计 | 第66-68页 |
| 4.3.4 相噪优化设计 | 第68-71页 |
| 4.3.5 宽带压控振荡器仿真验证 | 第71-72页 |
| 4.4 高速分频器设计 | 第72-75页 |
| 4.4.1 基于CML结构的高速二分频器 | 第72-74页 |
| 4.4.2 高速二分频器仿真验证 | 第74-75页 |
| 4.5 可编程分频器设计 | 第75-78页 |
| 4.5.1 8/9 预分频器设计 | 第75-76页 |
| 4.5.2 D-S转换器设计 | 第76-77页 |
| 4.5.3 可编程计数器逻辑设计 | 第77-78页 |
| 4.5.4 可编程分频器仿真验证 | 第78页 |
| 4.6 本章小结 | 第78-80页 |
| 第五章 四阶电荷泵锁相环频率合成器建模及功能仿真 | 第80-88页 |
| 5.1 环路滤波器设计 | 第80页 |
| 5.2 锁相环频率合成器系统建模及分析 | 第80-83页 |
| 5.3 锁相环频率合成器瞬态验证及结果分析 | 第83-86页 |
| 5.4 本章小结 | 第86-88页 |
| 第六章 结论与展望 | 第88-90页 |
| 参考文献 | 第90-94页 |
| 致谢 | 第94-96页 |
| 作者简介 | 第96-97页 |