首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

基于2D-Mesh互连的片上网络容错技术研究与设计

摘要第4-5页
Abstract第5-6页
第一章 绪论第13-25页
    1.1 研究背景和意义第13-17页
        1.1.1 多核时代片上互连面临的挑战第13-15页
        1.1.2 片上网络的诞生第15-16页
        1.1.3 研究片上网络可靠性的意义第16-17页
    1.2 国内外研究现状第17-21页
        1.2.1 分层容错方案第18-19页
        1.2.2 容错路由算法和容错路由器第19-21页
    1.3 研究内容与创新点第21-23页
        1.3.1 研究内容第21-22页
        1.3.2 主要创新点第22-23页
    1.4 论文结构安排第23-25页
第二章 片上网络及容错技术第25-37页
    2.1 片上网络通信架构第25-28页
        2.1.1 拓扑结构第25-26页
        2.1.2 交换机制第26-27页
        2.1.3 流控技术第27-28页
    2.2 路由器第28-30页
        2.2.1 基准虫孔路由器第28-29页
        2.2.2 虚通道路由器第29-30页
    2.3 故障类型及诊断技术第30-32页
        2.3.1 片上网络故障类型第31页
        2.3.2 故障诊断技术第31-32页
    2.4 容错路由器第32-33页
    2.5 路由算法第33-36页
        2.5.1 路由算法概述第33-34页
        2.5.2 容错路由算法第34-35页
        2.5.3 拥堵避免路由算法第35页
        2.5.4 死锁及活锁第35-36页
    2.6 小结第36-37页
第三章 片上网络路由器FIFO故障的容错技术研究与设计第37-53页
    3.1 引言第37-38页
    3.2 FIFO功能模型及故障模型研究第38-40页
        3.2.1 FIFO功能模型第38-39页
        3.2.2 FIFO故障模型第39-40页
    3.3 FIFO故障测试算法研究第40-44页
        3.3.1 现有缓存测试算法分析第40页
        3.3.2 FIFO故障在线检测算法(HCTSOA-MATS++)第40-42页
        3.3.3 故障覆盖率理论分析第42-44页
    3.4 FIFO检错与容错机制设计与实现第44-47页
        3.4.1 FIFO测试架构第44-45页
        3.4.2 FIFO测试电路第45-46页
        3.4.3 FIFO重定向机制第46-47页
    3.5 功能比较与实验分析第47-51页
        3.5.1 功能比较第47-48页
        3.5.2 仿真平台及参数设置第48-49页
        3.5.3 性能测试第49-51页
        3.5.4 面积开销评估第51页
    3.6 小结第51-53页
第四章 虚通道动态分配式路由器端口故障容错技术研究与设计第53-71页
    4.1 引言第53-54页
    4.2 故障与拥塞预测模型研究第54-58页
        4.2.1 故障粒度划分第54-55页
        4.2.2 故障与拥塞预测模型建立第55-58页
    4.3 路由器架构设计第58-64页
        4.3.1 容错路由器整体设计第58-60页
        4.3.2 故障实时检测与容忍模块第60-62页
        4.3.3 邻端口共享模块设计第62-63页
        4.3.4 虚通道容错控制逻辑设计第63-64页
    4.4 容错与拥塞缓解方案第64-65页
    4.5 实验与分析第65-68页
        4.5.1 实验方案及参数设置第65-66页
        4.5.2 性能测试第66-68页
        4.5.3 面积开销评估第68页
    4.6 小结第68-71页
第五章 片上网络自适应容错路由算法研究与设计第71-87页
    5.1 引言第71-72页
    5.2 故障感知机制研究第72-74页
    5.3 拥塞感知机制研究第74-77页
        5.3.1 路由器延迟模型第74-76页
        5.3.2 拥塞信息计算方案第76-77页
    5.4 路由算法设计第77-82页
        5.4.1 路由算法描述第78-79页
        5.4.2 故障处理逻辑第79-80页
        5.4.3 拥堵处理模块第80-81页
        5.4.4 死锁及活锁避免方法第81-82页
    5.5 实验与分析第82-85页
        5.5.1 实验方案及参数设置第82-83页
        5.5.2 性能测试第83-84页
        5.5.3 面积开销评估第84-85页
    5.6 小结第85-87页
第六章 总结与展望第87-89页
    6.1 总结第87-88页
    6.2 展望第88-89页
致谢第89-91页
参考文献第91-99页
作者简历第99页

论文共99页,点击 下载论文
上一篇:回音壁模式微球腔制备及其形貌共振特性研究
下一篇:基于片上网络的SoC安全防护关键技术研究与设计