I-CASH中数据页压缩的SOPC实现
摘要 | 第4-5页 |
abstract | 第5页 |
1 绪论 | 第8-15页 |
1.1 课题来源、目的和意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-13页 |
1.3 本文主要研究内容 | 第13-15页 |
2 混合存储原理及其关键技术 | 第15-22页 |
2.1 SSD存储技术 | 第15-16页 |
2.2 并列混合存储技术 | 第16-18页 |
2.3 内容局部性 | 第18-19页 |
2.4 I-CASH存储技术 | 第19-21页 |
2.5 本章小结 | 第21-22页 |
3 I-CASH页压缩硬件平台及其算法 | 第22-32页 |
3.1 硬件平台总体框架 | 第22-23页 |
3.2 各模块功能及其实现方法 | 第23-26页 |
3.3 I-CASH数据页压缩算法 | 第26-31页 |
3.4 本章小结 | 第31-32页 |
4 压缩解压缩模块的设计与实现 | 第32-44页 |
4.1 压缩解压缩模块的结构 | 第32页 |
4.2 数据缓冲区buffer | 第32-34页 |
4.3 数据读写控制器 | 第34-36页 |
4.4 数据计算控制器 | 第36-40页 |
4.5 数据计算模块_pagecom | 第40-43页 |
4.6 本章小结 | 第43-44页 |
5 I-CASH页压缩硬件平台测试 | 第44-55页 |
5.1 测试平台与环境 | 第44-45页 |
5.2 系统各种情况下的压缩率 | 第45-53页 |
5.3 系统压缩和解压缩处理时间 | 第53-54页 |
5.4 本章小结 | 第54-55页 |
6 总结与不足 | 第55-58页 |
6.1 总结 | 第55-56页 |
6.2 需要改进的工作 | 第56-58页 |
致谢 | 第58-59页 |
参考文献 | 第59-62页 |