低功耗双模小数分频锁相环的研究与设计
致谢 | 第4-6页 |
摘要 | 第6-8页 |
Abstract | 第8-9页 |
缩略词表 | 第10-14页 |
1 绪论 | 第14-22页 |
1.1 课题背景及意义 | 第14-16页 |
1.2 锁相环的发展与现状 | 第16-18页 |
1.3 本论文的主要工作 | 第18-20页 |
1.4 论文的组织结构 | 第20-22页 |
2 双模锁相环系统设计 | 第22-42页 |
2.1 锁相环基础理论 | 第22-23页 |
2.2 双模锁相环系统结构 | 第23-33页 |
2.2.1 鉴频鉴相器 | 第25-26页 |
2.2.2 电荷泵 | 第26-27页 |
2.2.3 压控振荡器 | 第27-29页 |
2.2.4 分频器及调制器 | 第29-30页 |
2.2.5 环路滤波器 | 第30-33页 |
2.2.6 自动频带选择器 | 第33页 |
2.3 双模锁相环系统分析 | 第33-40页 |
2.3.1 锁相环环路参数确定 | 第33-36页 |
2.3.2 锁相环系统噪声分析 | 第36-40页 |
2.4 本章小结 | 第40-42页 |
3 模拟及射频电路设计 | 第42-84页 |
3.1 鉴频鉴相器的设计与实现 | 第42-48页 |
3.1.1 PFD的“死区”和“盲区” | 第42-45页 |
3.1.2 PFD电路的实现 | 第45-48页 |
3.2 电荷泵的设计与实现 | 第48-59页 |
3.2.1 电荷泵中的非理想效应 | 第48-51页 |
3.2.2 不同电路结构的电荷泵 | 第51-53页 |
3.2.3 电荷泵电路的实现 | 第53-59页 |
3.3 双模压控振荡器的设计与实现 | 第59-76页 |
3.3.1 振荡器的振荡条件 | 第59-60页 |
3.3.2 振荡器相位噪声理论 | 第60-65页 |
3.3.3 振荡器的设计原则 | 第65-70页 |
3.3.4 双模振荡器电路的实现 | 第70-76页 |
3.4 预分频器的设计与实现 | 第76-80页 |
3.4.1 预分频器的结构选择 | 第76-78页 |
3.4.2 预分频器电路的实现 | 第78-80页 |
3.5 锁相环环路设计考虑 | 第80-83页 |
3.5.1 环路稳定性 | 第80-82页 |
3.5.2 参考杂散的抑制 | 第82-83页 |
3.6 本章小结 | 第83-84页 |
4 数字电路设计 | 第84-106页 |
4.1 可编程分频器的设计 | 第84-86页 |
4.2 小数分频的实现 | 第86-87页 |
4.3 Σ-△调制器设计 | 第87-94页 |
4.3.1 Σ-△调制器原理 | 第87-90页 |
4.3.2 小数分频杂散抑制 | 第90-92页 |
4.3.3 Σ-△调制器的实现 | 第92-94页 |
4.4 自动频带选择器的设计 | 第94-105页 |
4.4.1 自动频带选择原理 | 第94-95页 |
4.4.2 AFC的主要性能 | 第95-96页 |
4.4.3 AFC的结构选择 | 第96-98页 |
4.4.4 AFC电路的实现(一) | 第98-102页 |
4.4.5 AFC电路的实现(二) | 第102-105页 |
4.5 本章小结 | 第105-106页 |
5 双模锁相环的整体设计与实现 | 第106-132页 |
5.1 设计指标 | 第106页 |
5.2 整体实现与仿真 | 第106-111页 |
5.2.1 数模混合PLL设计流程 | 第106-107页 |
5.2.2 PLL整体仿真 | 第107-111页 |
5.3 版图与芯片封装 | 第111-116页 |
5.3.1 PLL版图设计 | 第111-112页 |
5.3.2 PLL芯片封装 | 第112-116页 |
5.4 测试电路设计 | 第116-122页 |
5.4.1 射频输出的阻抗匹配 | 第116-117页 |
5.4.2 信号完整性分析 | 第117-118页 |
5.4.3 PCB电源和地的规划 | 第118-119页 |
5.4.4 测试PCB的实现 | 第119-122页 |
5.5 芯片测试 | 第122-131页 |
5.6 本章小结 | 第131-132页 |
6 总结与展望 | 第132-136页 |
6.1 总结 | 第132-134页 |
6.2 展望 | 第134-136页 |
6.2.1 下一版流片改进工作 | 第134页 |
6.2.2 高性能低电压PLL的进一步优化 | 第134页 |
6.2.3 多模宽频带锁相环设计 | 第134-136页 |
参考文献 | 第136-142页 |
作者简历及在学期间所取得的科研成果 | 第142页 |