基于Zynq平台的ISO 18000-6C超高频RFID协议分析和验证
摘要 | 第8-9页 |
ABSTRACT | 第9页 |
第一章 绪论 | 第10-15页 |
1.1 课题研究背景 | 第10-12页 |
1.1.1 超高频RFID协议标准的发展现状 | 第10-11页 |
1.1.2 Xilinx Zynq-7000平台 | 第11-12页 |
1.2 课题来源与研究内容 | 第12-13页 |
1.3 课题研究意义 | 第13页 |
1.4 本文的章节安排 | 第13-15页 |
第二章 协议分析与验证方案 | 第15-32页 |
2.1 ISO/IEC 18000-6C标准 | 第15-25页 |
2.1.1 通信链路时序 | 第16-19页 |
2.1.2 前向链路通信 | 第19-21页 |
2.1.3 后向链路通信 | 第21-23页 |
2.1.4 循环冗余校验 | 第23-24页 |
2.1.5 防冲突算法 | 第24-25页 |
2.2 协议分析与验证系统方案 | 第25-28页 |
2.3 中频方案选择 | 第28-31页 |
2.3.1 超外差方案 | 第28-29页 |
2.3.2 零中频方案 | 第29-31页 |
2.4 本章小结 | 第31-32页 |
第三章 Zynq平台系统构建 | 第32-45页 |
3.1 本系统Zynq平台方案 | 第32-35页 |
3.1.1 Zynq平台设计方案结构 | 第32-34页 |
3.1.2 Zynq平台简介 | 第34-35页 |
3.2 AXI4总线互联模块 | 第35-40页 |
3.3 串行通信控制模块 | 第40-41页 |
3.4 ADC和DAC控制模块 | 第41-44页 |
3.5 本章小结 | 第44-45页 |
第四章 UHF RFID协议解析IP核设计 | 第45-69页 |
4.1 UHF RFID协议解析IP核顶层结构 | 第45-47页 |
4.2 发送模块设计 | 第47-58页 |
4.2.1 PIE编码模块 | 第47-51页 |
4.2.2 CRC校验模块 | 第51-53页 |
4.2.3 发送控制逻辑 | 第53-55页 |
4.2.4 波形成型滤波器 | 第55-58页 |
4.3 接收模块设计 | 第58-61页 |
4.4 控制状态机设计 | 第61-68页 |
4.4.1 控制状态机设计原理 | 第61-65页 |
4.4.2 协议解析IP核通信示例 | 第65-68页 |
4.5 本章小结 | 第68-69页 |
第五章 系统验证与测试 | 第69-79页 |
5.1 系统IP核集成 | 第69-71页 |
5.2 驱动程序设计 | 第71-73页 |
5.3 硬件验证平台搭建 | 第73-76页 |
5.3.1 发射电路 | 第73-75页 |
5.3.2 接收电路 | 第75页 |
5.3.3 验证平台搭建 | 第75-76页 |
5.4 系统联调与测试 | 第76-78页 |
5.5 本章小结 | 第78-79页 |
第六章 总结与展望 | 第79-80页 |
参考文献 | 第80-84页 |
致谢 | 第84-85页 |
攻读硕士学位期间发表论文及参与项目 | 第85-86页 |
附件 | 第86页 |