首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--数据传输技术论文

基于FPGA的SDR位同步算法研究与实现

中文摘要第3-4页
Abstract第4-5页
第1章 绪论第9-17页
    1.1 论文研究的背景和意义第9-12页
    1.2 国内外研究现状第12-15页
        1.2.1 软件无线电技术的发展现状及趋势第12-13页
        1.2.2 位同步技术的研究与发展现状第13-15页
    1.3 本文的主要研究内容第15页
    1.4 本文的组织结构第15-17页
第2章 位同步技术的相关知识第17-26页
    2.1 位同步技术的分类第17-18页
    2.2 位同步基本原理第18-23页
        2.2.1 滤波法第18-19页
        2.2.2 数字锁相法第19-21页
        2.2.3 内插法第21-23页
    2.3 位同步技术的性能指标第23-25页
        2.3.1 相位误差第23-24页
        2.3.2 同步建立时间第24页
        2.3.3 同步保持时间第24页
        2.3.4 同步带宽第24-25页
    2.4 本章小结第25-26页
第3章 基于内插法位同步技术的设计第26-43页
    3.1 插值滤波器第26-34页
        3.1.1 插值滤波器的原理第26-29页
        3.1.2 插值滤波器的性能分析第29-31页
        3.1.3 插值滤波器的选取第31-32页
        3.1.4 插值滤波器的实现第32-34页
    3.2 定时误差检测器第34-38页
        3.2.1 Gardner算法第34-37页
        3.2.2 改进型Gardner算法第37-38页
    3.3 环路滤波器的设计第38-39页
    3.4 NCO控制器的设计第39-41页
    3.5 最佳采样点输出第41页
    3.6 本章小结第41-43页
第4章 基于内插法位同步的Matlab仿真第43-57页
    4.1 Matlab软件简介第43-44页
    4.2 发送端的Matlab仿真第44-46页
        4.2.1 信源部分第44-45页
        4.2.2 调制部分第45-46页
    4.3 接收端的Matlab仿真第46-55页
        4.3.1 信道仿真第46-47页
        4.3.2 下变频部分的仿真第47-49页
        4.3.3 位同步部分的仿真第49-55页
    4.4 本章小结第55-57页
第5章 基于内插法位同步的FPGA实现第57-65页
    5.1 系统开发环境介绍第57-58页
        5.1.1 开发工具简介第57页
        5.1.2 硬件语言选取第57-58页
        5.1.3 测试工具介绍第58页
    5.2 位同步FPGA设计及Modelsim仿真验证第58-63页
        5.2.1 解调后波形存储模块第59页
        5.2.2 插值滤波器模块第59-60页
        5.2.3 Gardner算法检测模块第60-61页
        5.2.4 环路滤波器模块第61-62页
        5.2.5 系统最顶层模块第62-63页
    5.3 在硬件平台上进行在测试第63-64页
    5.4 本章小结第64-65页
结论第65-67页
参考文献第67-73页
致谢第73-74页
攻读硕士学位期间发表的学术论文第74-75页
攻读硕士学位期间参加的科研项目第75-76页
攻读硕士学位期间取得的科研成果第76页

论文共76页,点击 下载论文
上一篇:光响应载体负载的铁基和钴基催化剂的合成及光热催化费托合成反应性能
下一篇:创伤理论视角下解读《英国病人》