基于USB的多功能JTAG编程器设计
| 摘要 | 第4-5页 |
| ABSTRACT | 第5页 |
| 第1章 绪论 | 第8-13页 |
| 1.1 课题研究背景及意义 | 第8-9页 |
| 1.2 FPGA和CPLD国内外研究现状 | 第9页 |
| 1.3 FPGA和CPLD编程器国内外发展状况 | 第9-11页 |
| 1.4 JTAG协议的应用 | 第11-12页 |
| 1.5 本文主要研究内容 | 第12-13页 |
| 第2章 编程器相关技术及数据接 | 第13-25页 |
| 2.1 编程器结构 | 第13-14页 |
| 2.2 USB总线技术 | 第14-18页 |
| 2.2.1 USB通信模式 | 第15-16页 |
| 2.2.2 USB数据传输及设备枚举 | 第16-18页 |
| 2.3 边界扫描测试技术 | 第18-21页 |
| 2.3.1 边界扫描基本原理 | 第18-20页 |
| 2.3.2 TAP状态机 | 第20-21页 |
| 2.4 通用串行接 | 第21-24页 |
| 2.4.1 IIC接 | 第21-22页 |
| 2.4.2 SPI接 | 第22-23页 |
| 2.4.3 UART接 | 第23-24页 |
| 2.5 本章小结 | 第24-25页 |
| 第3章 编程器数据下载时序设计 | 第25-45页 |
| 3.1 FPGA编程配置方案研究 | 第25-28页 |
| 3.1.1 FPGA编程配置结构 | 第25-26页 |
| 3.1.2 编程配置模块分析 | 第26-28页 |
| 3.2 编程下载流程分析 | 第28-37页 |
| 3.2.1 EP4CE6简介 | 第28-30页 |
| 3.2.2 FPGA编程配置时序分析 | 第30-37页 |
| 3.3 JTAG状态机设计 | 第37-44页 |
| 3.3.1 接收状态机设计 | 第37-40页 |
| 3.3.2 发送状态机设计 | 第40页 |
| 3.3.3 SPI-JTAG设计 | 第40-44页 |
| 3.4 本章小结 | 第44-45页 |
| 第4章 编程器硬件电路设计及数据传输功能设计 | 第45-60页 |
| 4.1 编程器硬件电路设计 | 第45-48页 |
| 4.2 编程器数据传输功能设计 | 第48-52页 |
| 4.3 数据传输界面设计 | 第52-57页 |
| 4.4 多功能编程器测试与验证 | 第57-59页 |
| 4.5 本章小结 | 第59-60页 |
| 结论 | 第60-61页 |
| 参考文献 | 第61-66页 |
| 致谢 | 第66页 |