摘要 | 第4-6页 |
Abstract | 第6-7页 |
第1章 引言 | 第10-13页 |
1.1 选题背景 | 第10-11页 |
1.2 研究现状及发展趋势 | 第11-12页 |
1.3 研究内容与成果 | 第12-13页 |
第2章 多速率信号传输处理原理 | 第13-27页 |
2.1 多速率信号处理 | 第13-14页 |
2.1.1 采用多速率信号处理的原因 | 第13页 |
2.1.2 多速率信号处理的优势 | 第13-14页 |
2.2 抽样率变换基本原理 | 第14-19页 |
2.2.1 抽取 | 第14-16页 |
2.2.2 内插 | 第16-18页 |
2.2.3 有理数的抽样率转换 | 第18-19页 |
2.3 多速率滤波器 | 第19-24页 |
2.3.1 多速率FIR滤波器 | 第20-21页 |
2.3.2 累积梳状(CIC)滤波器 | 第21-22页 |
2.3.3 HB滤波器 | 第22页 |
2.3.4 滤波器组 | 第22-24页 |
2.4 信号的多相分解 | 第24-26页 |
2.5 本章小结 | 第26-27页 |
第3章 多通道与多速率的结合设计 | 第27-47页 |
3.1 总体设计框图概述 | 第27-28页 |
3.2 基于FPGA的多通道数据采集系统 | 第28-37页 |
3.2.1 基于FPGA的多通道数据采集系统设计 | 第28-30页 |
3.2.2 乒乓操作设计思想 | 第30-31页 |
3.2.3 基于乒乓操作的异步FIFO设计 | 第31-32页 |
3.2.4 滤波器设计 | 第32-37页 |
3.3 同频率变换与采样率处理 | 第37-43页 |
3.3.1 同频率变换 | 第37-38页 |
3.3.2 采样率变换 | 第38-43页 |
3.4 基于单片机和DSP等其他处理器的多通道数据采集系统 | 第43-45页 |
3.4.1 基于单片机的数据采集系统 | 第43-44页 |
3.4.2 基于DSP的多通道数据采集系统 | 第44-45页 |
3.4.3 系统处理器的选取 | 第45页 |
3.5 本章小结 | 第45-47页 |
第4章 硬件电路系统设计与实现 | 第47-55页 |
4.1 硬件电路 | 第47-52页 |
4.1.1 整体系统方案 | 第47-48页 |
4.1.2 数据通道时序分 | 第48-50页 |
4.1.3 FPGA配置方案与调试方式 | 第50-51页 |
4.1.4 下位机单元和FPGA的通讯 | 第51-52页 |
4.2 FPGA电路实现 | 第52-54页 |
4.2.1 异步FIFO的FPGA实现 | 第52-53页 |
4.2.2 CIC滤波器的FPGA实现 | 第53页 |
4.2.3 同步时钟单元设计 | 第53-54页 |
4.2.4 二选一判决器 | 第54页 |
4.3 本章小结 | 第54-55页 |
第5章 调试中的问题与结果 | 第55-61页 |
5.1 MATLAB仿真结果 | 第55-58页 |
5.2 FPGA仿真结果 | 第58-59页 |
5.3 测试参数 | 第59页 |
5.4 调试中的问题 | 第59-60页 |
5.5 本章小结 | 第60-61页 |
结论 | 第61-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-65页 |
攻读学位期间取得学术成果 | 第65页 |