基于VPX架构的通用脉压系统设计与实现
| 摘要 | 第1-6页 |
| Abstract | 第6-12页 |
| 第1章 绪论 | 第12-17页 |
| ·课题背景及意义 | 第12-13页 |
| ·课题背景 | 第12页 |
| ·课题意义 | 第12-13页 |
| ·VPX总线架构 | 第13-15页 |
| ·FPGA在数字信号处理中的应用 | 第15-16页 |
| ·论文主要工作及章节安排 | 第16-17页 |
| 第2章 基于VPX架构的通用信号处理平台 | 第17-24页 |
| ·基于VPX架构的通信号处理平台需求分析 | 第17-19页 |
| ·基于VPX架构通用信号处理平台总体设计 | 第19-21页 |
| ·VPX-DRFM-S5000信号处理板介绍 | 第21-23页 |
| ·VPX-DRFM-S5000板卡简介 | 第21-22页 |
| ·DSP芯片简介 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第3章 基于VPX架构的通用脉压系统设计 | 第24-42页 |
| ·脉压原理和基于FPGA的频域实现方法 | 第24-27页 |
| ·脉冲压缩原理 | 第24-26页 |
| ·基于FPGA的频域脉冲压缩实现方法 | 第26-27页 |
| ·通用脉压系统总体设计 | 第27-28页 |
| ·脉冲压缩的通用化设计 | 第28-31页 |
| ·输入波形 | 第28-29页 |
| ·系统工作模式 | 第29页 |
| ·脉冲压缩点数 | 第29-30页 |
| ·速度补偿 | 第30页 |
| ·加窗函数 | 第30-31页 |
| ·截断输出 | 第31页 |
| ·上位机软件设计 | 第31-36页 |
| ·软件平台选择 | 第31-32页 |
| ·显控软件设计 | 第32-35页 |
| ·软件功能要求 | 第32-33页 |
| ·参数量化计算 | 第33-34页 |
| ·显控界面设计 | 第34-35页 |
| ·DMA传输 | 第35-36页 |
| ·FPGA选择 | 第36-41页 |
| ·数据IO接口分析 | 第36-38页 |
| ·运算资源分析 | 第38-40页 |
| ·芯片选型 | 第40-41页 |
| ·本章小结 | 第41-42页 |
| 第4章 脉冲压缩功能的FPGA实现和性能测试 | 第42-71页 |
| ·基于FPGA的脉冲压缩总体设计 | 第42-45页 |
| ·FPGA总体设计方案 | 第42-44页 |
| ·FPGA总体实现框图 | 第44-45页 |
| ·数据接收与缓存模块 | 第45-48页 |
| ·数据接收模块 | 第45-46页 |
| ·乒乓缓存模块 | 第46-48页 |
| ·速度补偿模块 | 第48-50页 |
| ·脉冲压缩模块 | 第50-53页 |
| ·截断输出模块 | 第53-54页 |
| ·参数及数据解析模块 | 第54-56页 |
| ·PCIe接口模块 | 第56-58页 |
| ·SRIO接口模块 | 第58-59页 |
| ·脉压性能测试 | 第59-70页 |
| ·线性调频信号的脉冲压缩 | 第60-65页 |
| ·m序列的脉冲压缩 | 第65-70页 |
| ·本章小结 | 第70-71页 |
| 结论 | 第71-72页 |
| 参考文献 | 第72-75页 |
| 攻读学位期间发表论文与研究成果清单 | 第75-76页 |
| 致谢 | 第76页 |