基于局域陆基导航系统信号发射机的基带处理研究
| 摘要 | 第1-4页 |
| Abstract | 第4-9页 |
| 1 绪论 | 第9-12页 |
| ·课题的研究背景与应用前景 | 第9-10页 |
| ·本设计的难点与研究内容 | 第10-12页 |
| 2 局域陆基导航系统构成定位原理 | 第12-17页 |
| ·地面系统构成 | 第12页 |
| ·导航信号构成 | 第12-13页 |
| ·导航定位基本原理 | 第13-15页 |
| ·测距原理 | 第13-14页 |
| ·伪码定位原理 | 第14-15页 |
| ·时间基准及基站的同步设计 | 第15-16页 |
| ·时间同步系统的结构 | 第15-16页 |
| ·时间同步系统的传输方式 | 第16页 |
| ·本章小结 | 第16-17页 |
| 3 直接序列扩频原理及系统的误差与链路分析 | 第17-36页 |
| ·扩频通信的理论基础 | 第17页 |
| ·扩频通信概念 | 第17页 |
| ·香农公式 | 第17页 |
| ·扩频数字通信的信号结构与抗干扰分析 | 第17-20页 |
| ·直接序列扩频系统(DSSS)的结构 | 第18页 |
| ·直扩系统的信号分析 | 第18-19页 |
| ·码长与扩频信号抗干扰能力的关系 | 第19-20页 |
| ·扩频码与扩频调制 | 第20-27页 |
| ·m序列 | 第20-21页 |
| ·Gold序列 | 第21-22页 |
| ·扩频码的选择和MATLAB仿真验证 | 第22-27页 |
| ·系统的测量误差与链路预算分析 | 第27-31页 |
| ·系统的误差分析 | 第27页 |
| ·本设计当中误差的类型 | 第27页 |
| ·三种主要误差的估算 | 第27-30页 |
| ·减小误差的方法 | 第30-31页 |
| ·链路预算分析 | 第31-35页 |
| ·接收机灵敏度分析 | 第31-33页 |
| ·电磁波在自由空间的衰减与大气环境衰减 | 第33页 |
| ·链路冗余计算 | 第33-35页 |
| ·本章小结 | 第35-36页 |
| 4 基站导航信号发射机基带部分的硬件实现 | 第36-57页 |
| ·信号发射机的总体设计 | 第36-37页 |
| ·DSP控制模块设计 | 第37-41页 |
| ·时钟与锁相环电路设计 | 第37-38页 |
| ·PLL电路的设计 | 第38-39页 |
| ·JTAG电路及NOR FLASH电路设计 | 第39-41页 |
| ·FPGA相关模块的硬件设计 | 第41-49页 |
| ·FPGA芯片的特点与优势 | 第41-42页 |
| ·时钟电路的设计 | 第42页 |
| ·FPGA的JTAG电路的设计 | 第42-43页 |
| ·SPI配置电路的设计 | 第43-46页 |
| ·UART接口电路的设计 | 第46页 |
| ·C6747与XC3SD3400A的通信设计 | 第46-47页 |
| ·数模转换电路的设计 | 第47-49页 |
| ·板级电源的设计 | 第49-52页 |
| ·系统电平值分析 | 第49页 |
| ·发射机功耗分析 | 第49-50页 |
| ·主芯片的功耗估计 | 第50-51页 |
| ·电源芯片的选型与电源电路的设计 | 第51-52页 |
| ·印制电路板(PCB)的设计 | 第52-56页 |
| ·板级的规划 | 第52-53页 |
| ·电源完整性的设计 | 第53-54页 |
| ·高速信号的反射和串扰的抑制 | 第54-56页 |
| ·PCB的设计检查 | 第56页 |
| ·本章小结 | 第56-57页 |
| 5 基带中频信号的规划与设计 | 第57-80页 |
| ·发射机基带部分的总体设计 | 第57-60页 |
| ·FPGA基带部分的设计 | 第57页 |
| ·DSP的初始化设置与编程 | 第57-60页 |
| ·时钟模块的规划与实现 | 第60-63页 |
| ·模块时钟信号需求分析 | 第60-61页 |
| ·时钟的实现 | 第61-63页 |
| ·基站数据的输入 | 第63-69页 |
| ·UART接口波特率产生模块 | 第63-64页 |
| ·串口接收模块 | 第64-66页 |
| ·基站数据的FIFO缓存模块 | 第66-69页 |
| ·基于DDS的驱动时钟信号的生成 | 第69-75页 |
| ·直接数字频率合成技术的原理 | 第69-70页 |
| ·DDS输出频率的分辨率 | 第70页 |
| ·DDS的输出频率与相位增量 | 第70页 |
| ·DDS的实现 | 第70-72页 |
| ·DDS核生成驱动时钟信号 | 第72-74页 |
| ·驱动时钟的可编程实现 | 第74-75页 |
| ·扩频调制与中频载波的实现 | 第75-78页 |
| ·扩频模块的扩频时钟的产生 | 第75-76页 |
| ·扩频码的生成模块 | 第76-77页 |
| ·扩频调制模块 | 第77-78页 |
| ·中频载波调制模块 | 第78页 |
| ·扩频调制与中频载波的验证设计 | 第78-79页 |
| ·本章小结 | 第79-80页 |
| 6 系统的板级调试与实现 | 第80-88页 |
| ·基础电路的测试 | 第80-81页 |
| ·系统的实现 | 第81-83页 |
| ·信号的验证 | 第83-87页 |
| ·驱动时钟信号的测试 | 第83页 |
| ·扩频与载波信号的测试 | 第83-86页 |
| ·中频载波信号的验证 | 第86-87页 |
| ·本章小结 | 第87-88页 |
| 7 总结与展望 | 第88-89页 |
| ·总结 | 第88页 |
| ·展望 | 第88-89页 |
| 致谢 | 第89-90页 |
| 参考文献 | 第90-93页 |
| 附录 系统实物与调试图 | 第93页 |