基于ARM的四通道高速数据采集系统的设计
| 摘要 | 第1-8页 |
| Abstract | 第8页 |
| 目录 | 第8-10页 |
| 第1章 绪论 | 第10-14页 |
| ·课题的目的和意义 | 第10-11页 |
| ·数据采集系统的研究现状 | 第11-12页 |
| ·本文的主要研究工作 | 第12-14页 |
| 第2章 高速数据采集系统整体设计方案 | 第14-21页 |
| ·数据采集系统原理 | 第14-15页 |
| ·高速数据采集系统的主要性能指标 | 第15页 |
| ·系统整体设计方案 | 第15-19页 |
| ·ADC 芯片的选择 | 第16-17页 |
| ·FPGA 芯片的选择 | 第17-18页 |
| ·存储芯片的选择 | 第18-19页 |
| ·ARM 微处理器的应用选择 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 第3章 高速数据采集系统硬件电路设计 | 第21-30页 |
| ·核心板各模块的设计 | 第22-26页 |
| ·电源模块的设计 | 第22页 |
| ·SDRAM 模块的设计 | 第22-24页 |
| ·总线接口模块的设计 | 第24页 |
| ·网络模块的设计 | 第24-25页 |
| ·下载调试模块的设计 | 第25-26页 |
| ·ARM 与 FPGA 通信模块的设计 | 第26-27页 |
| ·ARM 存储系统分析 | 第26-27页 |
| ·ARM 处理器动态配置 FPGA | 第27页 |
| ·扩展板各模块的设计 | 第27-29页 |
| ·前端调理电路模块的设计 | 第27-28页 |
| ·A/D 采集模块及其它模块的设计 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 第4章 高速数据采集系统的软件编写 | 第30-46页 |
| ·系统软件整体结构 | 第30-32页 |
| ·系统软件整体结构 | 第30-31页 |
| ·系统软件程序流程图 | 第31-32页 |
| ·FPGA 模块程序的设计 | 第32-37页 |
| ·FPGA 控制 AD9253 程序的设计 | 第33-34页 |
| ·FPGA 存储 AD 数据程序的设计 | 第34-37页 |
| ·ARM 程序的设计 | 第37-41页 |
| ·ARM 与 FPGA 通信程序的设计 | 第38-40页 |
| ·网络程序的设计 | 第40-41页 |
| ·显控部分软件的设计 | 第41-45页 |
| ·显控界面的设计 | 第41-44页 |
| ·网络通信程序的设计 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第5章 高速数据采集系统测试数据结果 | 第46-49页 |
| ·系统测试结果 | 第46-48页 |
| ·测试数据分析 | 第48页 |
| ·本章小结 | 第48-49页 |
| 结论 | 第49-50页 |
| 参考文献 | 第50-54页 |
| 攻读硕士学位期间发表的学术论文 | 第54-55页 |
| 致谢 | 第55页 |