宽频段频率合成器的设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-13页 |
| 第一章 绪论 | 第13-17页 |
| ·频率合成技术简介 | 第13页 |
| ·国内外发展现状及趋势 | 第13-14页 |
| ·课题简介及内容安排 | 第14-17页 |
| 第二章 频率合成的基本理论 | 第17-25页 |
| ·频率合成的基本方法 | 第17-21页 |
| ·间接频率合成 | 第17-18页 |
| ·直接频率合成 | 第18-19页 |
| ·直接数字频率合成 | 第19-20页 |
| ·DDS+PLL 合成 | 第20-21页 |
| ·频率源相关技术指标 | 第21-25页 |
| 第三章 系统方案设计 | 第25-53页 |
| ·系统主要技术指标要求 | 第25页 |
| ·方案设计 | 第25-52页 |
| ·PLL 基本原理 | 第27-32页 |
| ·PLL 动态跟踪特性 | 第28-29页 |
| ·PLL 噪声分析 | 第29-32页 |
| ·DDS 的基本原理 | 第32-48页 |
| ·DDS 输出信号的理想频谱特性 | 第34-37页 |
| ·DDS 输出信号性能分析 | 第37-48页 |
| ·系统的具体方案设计 | 第48-52页 |
| ·跳频源设计 | 第48页 |
| ·点频源设计 | 第48-52页 |
| ·DDS+PLL 组合方案的实现 | 第48-51页 |
| ·点频本振的实现 | 第51-52页 |
| ·系统控制方案 | 第52-53页 |
| 第四章 系统的硬件实现 | 第53-80页 |
| ·关键器件的选型及介绍 | 第53-70页 |
| ·DDS 芯片 | 第53-65页 |
| ·锁相环芯片 | 第65-70页 |
| ·主要电路的硬件实现 | 第70-76页 |
| ·DDS 芯片功能实现电路 | 第70-71页 |
| ·锁相环芯片功能实现电路 | 第71-72页 |
| ·系统供电电路结构 | 第72-74页 |
| ·后端电路实现 | 第74-76页 |
| ·系统控制电路的硬件实现 | 第76-80页 |
| ·控制芯片的选择 | 第76-77页 |
| ·系统控制软件设计流程 | 第77-80页 |
| 第五章 系统实现及测试 | 第80-93页 |
| ·系统实物 | 第80-83页 |
| ·测试结果及分析 | 第83-91页 |
| ·本振频率的产生 | 第83-87页 |
| ·相噪杂散指标测试 | 第87-91页 |
| ·相位噪声指标测试 | 第87-88页 |
| ·杂散指标测试 | 第88-91页 |
| ·项目总结及展望 | 第91-93页 |
| ·项目总结 | 第91页 |
| ·项目展望 | 第91-93页 |
| 致谢 | 第93-94页 |
| 参考文献 | 第94-96页 |
| 攻硕期间取得的研究成果 | 第96-97页 |