| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-12页 |
| ·课题背景及研究意义 | 第8-9页 |
| ·研究目标 | 第9-10页 |
| ·本文的主要研究内容及组织结构 | 第10-12页 |
| 2 高阶Sigma Delta调制器 | 第12-27页 |
| ·Sigma Delta ADC性能指标 | 第12-13页 |
| ·高阶Sigma Delta ADC理想性能分析 | 第13-16页 |
| ·高阶级联式Sigma Delta调制器 | 第16-22页 |
| ·高阶单环路Sigma Delta调制器 | 第22-27页 |
| 3 Sigma Delta调制器非理想因素分析及建模 | 第27-46页 |
| ·MOS开关 | 第29-30页 |
| ·时钟抖动及量化器 | 第30-31页 |
| ·运放噪声 | 第31-33页 |
| ·泄漏积分器模型 | 第33-38页 |
| ·电容失配 | 第38-41页 |
| ·非理想因素建模仿真验证 | 第41-46页 |
| 4 四阶Sigma Delta调制器结构选择及建模实现 | 第46-61页 |
| ·四阶Sigma Delta调制器设计指标 | 第46-47页 |
| ·级联式2-2 四阶Sigma Delta调制器 | 第47-55页 |
| ·级联式2-1-1 四阶Sigma Delta调制器 | 第55-56页 |
| ·单环路前馈反馈四阶 Sigma Delta调制器 | 第56-59页 |
| ·多位量化器四阶Sigma Delta调制器 | 第59页 |
| ·四阶 Sigma Delta调制器性能比较 | 第59-61页 |
| 5 四阶级联式Sigma Delta调制器电路实现 | 第61-80页 |
| ·开关电容积分器 | 第63-64页 |
| ·积分器运放设计和仿真 | 第64-70页 |
| ·非重叠时钟产生电路和高速比较器 | 第70-71页 |
| ·调制器整体电路仿真 | 第71-78页 |
| ·调制器版图布局 | 第78-80页 |
| 6 总结与展望 | 第80-81页 |
| 致谢 | 第81-82页 |
| 参考文献 | 第82-86页 |
| 附录1 攻读硕士学位期间发表的主要论文和申请专利 | 第86页 |