摘要 | 第1-4页 |
ABSTRACT | 第4-10页 |
1 绪论 | 第10-15页 |
·扩频通信系统概述 | 第10页 |
·扩频通信技术的发展及应用 | 第10-11页 |
·问题的提出及意义 | 第11-12页 |
·国内外研究现状 | 第12-13页 |
·可编程逻辑技术的发展 | 第12页 |
·扩频技术的发展 | 第12-13页 |
·论文的研究内容 | 第13-14页 |
·论文的章节安排 | 第14-15页 |
2 扩频调制器的理论及实现 | 第15-19页 |
·扩展频谱通信的理论基础 | 第15页 |
·直接序列扩展频谱系统 | 第15-16页 |
·扩频调制器的各部分组成 | 第16-18页 |
·直接序列扩频系统发送端模型描述 | 第16页 |
·卷积、差分编码 | 第16-17页 |
·扩频编码 | 第17-18页 |
·本章小结 | 第18-19页 |
3 直扩通信系统窄带干扰抑制理论研究 | 第19-27页 |
·时域窄带干扰抑制滤波器 | 第19-21页 |
·线性预测滤波器 | 第19-20页 |
·非线性自适应滤波器 | 第20-21页 |
·变换域窄带干扰抑制滤波器 | 第21-23页 |
·频域陷波技术 | 第21-22页 |
·小波包变换滤波技术 | 第22-23页 |
·一种时频域结合的自适应窄带干扰抑制技术研究 | 第23-25页 |
·本章小结 | 第25-27页 |
4 DSSS-QPSK 解调解扩器理论研究 | 第27-40页 |
·扩频通信系统中的同步 | 第27页 |
·PN 码捕获 | 第27-31页 |
·基于相关器的捕获方法 | 第27-28页 |
·基于匹配滤波器的捕获方法 | 第28-29页 |
·双门限串行顺序搜索PN 码捕获原理及仿真 | 第29-31页 |
·PN 码跟踪 | 第31-34页 |
·S 型曲线特性的鉴相器 | 第31-32页 |
·延迟锁定环(DLL)技术 | 第32-33页 |
·非相干单相关抖动环PN 码跟踪原理与仿真 | 第33-34页 |
·QPSK 载波同步 | 第34-36页 |
·载波同步方法 | 第34-35页 |
·基于硬判决的数字COSTAS 环原理及仿真验证 | 第35-36页 |
·基于CORDIC 算法的数控震荡器原理及仿真验证 | 第36-38页 |
·本章小结 | 第38-40页 |
5 DSSS-QPSK 解扩解调平台方案设计及实现 | 第40-58页 |
·系统整体方案设计 | 第40-41页 |
·低中频数字解调解扩器方案设计 | 第41-42页 |
·基于外差调制的数字自适应陷波器的FPGA 实现 | 第42-46页 |
·FFT 处理器的FPGA 实现 | 第42-43页 |
·参数计算模块的实现 | 第43-44页 |
·外差调制陷波器中低通滤波器的实现 | 第44-45页 |
·信号时延与相位补偿 | 第45-46页 |
·数字下变频模块的实现 | 第46-47页 |
·双门限串行顺序搜索PN 码捕获模块的实现 | 第47-49页 |
·通道积分器 | 第47页 |
·限比较判决器 | 第47-48页 |
·获模块状态控制器 | 第48-49页 |
·PN 码单相关器非相干抖动跟踪环的实现 | 第49-51页 |
·积分检测判决模块 | 第49-50页 |
·PN 码钟生成模块 | 第50-51页 |
·PN 码选择模块 | 第51页 |
·数字COSTAS 环的FPGA 实现 | 第51-53页 |
·鉴相器的实现 | 第51-52页 |
·环路滤波器的实现 | 第52-53页 |
·基于改进型CORDIC 算法的NCO 的FPGA 实现 | 第53-56页 |
·系统设计过程中的经验总结 | 第56-57页 |
·FPGA 设计中的流水线设计方法 | 第56页 |
·使用VHLD 语言设计时的严格同步问题 | 第56页 |
·系统运算过程中的溢出问题 | 第56-57页 |
·系统运算精度的问题 | 第57页 |
·本章小结 | 第57-58页 |
6 系统硬件电路设计与测试结果 | 第58-63页 |
·EP1525F672C7 和APEX20K200EQC240-1X 的FPGA 配置 | 第58-59页 |
·系统时钟电路设计 | 第59-60页 |
·系统测试结果 | 第60-62页 |
·本章小结 | 第62-63页 |
7 结论 | 第63-64页 |
·课题结论 | 第63页 |
·后续研究工作的展望 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-69页 |
附录 | 第69页 |