首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

线列探测器多目标告警系统的FPGA设计

摘要第1-5页
Abstract第5-8页
1 绪论第8-13页
   ·引言第8-9页
   ·红外成像跟踪系统信息处理器概述第9-11页
   ·基于288×4 红外线列探测器的机载红外成像告警系统概述第11-12页
   ·选题背景和本文主要研究内容第12-13页
2 用FPGA 设计线列探测器接口逻辑第13-29页
   ·FPGA 的系统结构划分与时序初步设计第13-14页
   ·288×4 红外焦平面探测器组件说明第14-17页
     ·焦平面阵列说明第14-15页
     ·探测器读出电路结构第15-17页
   ·多目标红外预警系统的总体结构框图以及接口要求第17-19页
   ·探测器接口模块总体时序设计第19-23页
   ·线列探测器奇偶行数据偏差现象分析第23-25页
   ·探测器模拟信号输入部分遇到的问题及解决方法第25-26页
   ·串行通信模块的设计第26-29页
3 系统工作流程与异步数据连接第29-41页
   ·DSP 小系统设计方案第29-32页
   ·FPGA 的基本结构第32-34页
   ·FPGA 的层次化编码与设计流程第34-35页
   ·系统工作流程第35-37页
   ·FPGA 与DSP 的数据连接第37-41页
4 用FPGA 实现图像预处理第41-49页
   ·红外小目标特性第41-43页
   ·统计排序滤波第43页
   ·形态学滤波第43-45页
   ·窗口操作及硬件实现第45-46页
   ·形态学滤波的硬件实现及改进第46-49页
5 用FPGA 实现目标标记第49-56页
   ·基于P 参数分割的目标标记第49-52页
     ·算法原理第49-50页
     ·直方图统计与二值分割第50-51页
     ·目标地址锁存第51-52页
   ·基于灰度值的目标标记第52-56页
     ·算法原理第52-54页
     ·硬件实现第54-56页
6 FPGA/CPLD 中的时钟设计第56-67页
   ·全局时钟第57-58页
   ·门控时钟第58-61页
   ·多级逻辑时钟第61-62页
   ·行波时钟第62-63页
   ·多时钟系统第63-67页
7 基于FPGA 的DSP 协处理模块第67-80页
   ·协处理模块的可行性分析第68-70页
   ·DSP 与FPGA 的指令接口设计第70-74页
   ·协处理模块的工作流程与功能介绍第74-80页
8 总结与展望第80-82页
致谢第82-83页
参考文献第83-86页

论文共86页,点击 下载论文
上一篇:民事诉讼调解研究
下一篇:含过圆心倾斜裂纹的界面圆柱对SH波的散射及反问题