摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·引言 | 第7页 |
·短波通信技术发展状况 | 第7-8页 |
·本文所做的工作 | 第8-11页 |
第二章 短波数字化处理平台设计及实现 | 第11-33页 |
·短波通信系统组成 | 第11页 |
·短波数字化处理平台方案设计 | 第11-23页 |
·第三代短波通信的信号处理 | 第12-17页 |
1 算法分析 | 第12-16页 |
2 硬件需求分析 | 第16-17页 |
·短波极低信噪比条件下数据传输研究与实现的信号处理 | 第17-18页 |
1 算法分析 | 第17-18页 |
2 硬件需求分析 | 第18页 |
·通用硬件平台CPU模块设计 | 第18-19页 |
·硬件平台的外设设计 | 第19-20页 |
·硬件平台的确定 | 第20-23页 |
1 电源模块 | 第21-22页 |
2 模拟接口模块 | 第22页 |
3 存储模块 | 第22页 |
4 外设模块 | 第22-23页 |
5 CPU模块 | 第23页 |
·硬件平台的实现 | 第23-27页 |
·模拟接口模块具体实现 | 第23-26页 |
1 模拟接口与DSP的接口设计 | 第23-26页 |
2 模拟接口与FPGA的接口设计 | 第26页 |
·硬件平台实现的性能 | 第26-27页 |
·硬件平台中主要芯片介绍 | 第27-33页 |
·定点DSP芯片TMS320VC5509 | 第27-29页 |
1 CPU内部总线 | 第27-28页 |
2 CPU内部功能单元 | 第28页 |
3 指令流水线 | 第28-29页 |
·音频AD/DA芯片TLV320AIC10 | 第29-30页 |
·Altera公司Stratix系列FPGA简介 | 第30-33页 |
第三章 短波数字化处理关键算法的FPGA实现 | 第33-57页 |
·关键算法分析 | 第33-35页 |
·伪随机码同步算法 | 第33-35页 |
·维特比译码算法 | 第35页 |
·自适应均衡算法 | 第35页 |
·FFT/IFFT IP CORE功能简介 | 第35-41页 |
·伪随机码同步算法在 FPGA中的实现 | 第41-48页 |
·DSP与FPGA接口设计及实现 | 第42-44页 |
·同步模块设计及实现 | 第44-47页 |
·仿真结果分析 | 第47-48页 |
·其它算法的FPGA实现 | 第48页 |
·UART模块在FPGA的实现 | 第48-53页 |
·UART结构 | 第48-49页 |
·UART通信数据格式 | 第49页 |
·UART设计及实现 | 第49-52页 |
1 总线接口模块 | 第49-50页 |
2 波特率发生器 | 第50-51页 |
3 控制逻辑 | 第51页 |
4 接收过程 | 第51-52页 |
5 发送过程 | 第52页 |
·结论 | 第52-53页 |
·同步串行AD/DA与FPGA的接口设计及实现 | 第53-57页 |
·TLV320AIC10芯片工作原理 | 第53页 |
·TLV320AIC10时序分析 | 第53-54页 |
·基于FPGA的接口实现 | 第54-57页 |
1 FPGA实现时的时序考虑 | 第54-55页 |
2 状态机的构造及功能描述 | 第55-56页 |
3 结论 | 第56-57页 |
第四章 短波通信系统实现 | 第57-61页 |
·第三代短波通信系统实现 | 第57-58页 |
·短波极低信噪比条件下数据传输研究与实现的系统实现 | 第58-61页 |
第五章 结束语 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |
研究成果 | 第67页 |