网络处理器负载均衡和报文转发设计与实现
摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-18页 |
·课题研究背景 | 第12-16页 |
·网络处理器的发展及应用 | 第12-14页 |
·网络处理器设计面临的问题 | 第14-15页 |
·基于Nios II 软核处理器的可重构技术 | 第15-16页 |
·课题研究内容 | 第16页 |
·本文的研究成果 | 第16-17页 |
·论文结构 | 第17-18页 |
第二章 网络处理器并行处理技术 | 第18-25页 |
·网络处理器结构 | 第18-20页 |
·PE 系统 | 第18页 |
·协处理器系统 | 第18-19页 |
·HLB 模块 | 第19页 |
·网络处理器软件 | 第19-20页 |
·网络处理器并行结构 | 第20-23页 |
·并行处理结构分类 | 第21页 |
·PE 内部的并行 | 第21页 |
·PE 间的并行 | 第21-22页 |
·PE 与协处理器之间的并行 | 第22-23页 |
·本章小结 | 第23-25页 |
第三章 负载分配算法 | 第25-38页 |
·常用负载分配算法 | 第25-27页 |
·轮循分配算法 | 第25-26页 |
·最小负载分配算法 | 第26页 |
·目的地址哈希散列算法 | 第26页 |
·随机算法 | 第26页 |
·HRW 算法 | 第26-27页 |
·HDW 算法 | 第27-31页 |
·网络处理器模型 | 第28-29页 |
·报文负载分配映射函数 | 第29页 |
·动态调整策略 | 第29-30页 |
·哈希索引函数 | 第30-31页 |
·算法实现 | 第31-33页 |
·哈希算法 | 第31页 |
·处理平面负载的计算方法 | 第31-32页 |
·触发阀值的计算 | 第32页 |
·权重计算 | 第32-33页 |
·权重调整系数 | 第33页 |
·算法性能分析 | 第33-37页 |
·模拟器的设计 | 第34-35页 |
·性能分析 | 第35-37页 |
·本章小结 | 第37-38页 |
第四章 基于Nios II 的网络处理器软件实现 | 第38-62页 |
·网络处理器芯片原型设计 | 第38-41页 |
·原型验证平台 | 第38页 |
·原型开发方法 | 第38-39页 |
·原型设计目标 | 第39页 |
·原型硬件设计方案 | 第39-40页 |
·硬件功能和数据通路处理流程 | 第40-41页 |
·原型软件设计方案 | 第41页 |
·Nios II 软件结构 | 第41-43页 |
·单个Nios II 软件系统结构 | 第42-43页 |
·Nios II 启动微码实现 | 第43-47页 |
·Nios II 复位地址 | 第43-44页 |
·Nios II 启动流程 | 第44-47页 |
·报文转发模块实现 | 第47-53页 |
·报文转发流程 | 第47页 |
·主要数据结构 | 第47-48页 |
·协处理器访问策略 | 第48-49页 |
·指令集优化 | 第49-50页 |
·报文头输入模块 | 第50页 |
·报文转发处理模块 | 第50-52页 |
·报文输出模块 | 第52-53页 |
·路由表实现 | 第53-54页 |
·路由表项管理算法 | 第53-54页 |
·路由表项管理算法实现 | 第54页 |
·数据包过滤 | 第54-57页 |
·过滤规则 | 第55页 |
·数据包过滤流程 | 第55-57页 |
·性能评价 | 第57-61页 |
·测试环境 | 第57-58页 |
·局部性能测试 | 第58-59页 |
·全局性能测试 | 第59-61页 |
·本章小结 | 第61-62页 |
结束语 | 第62-63页 |
致谢 | 第63-64页 |
参考文献 | 第64-67页 |
作者在学期间取得的学术成果 | 第67页 |