摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第1章 绪论 | 第7-12页 |
·课题背景 | 第7-8页 |
·课题相关技术发展现状、存在的主要问题及发展趋势 | 第8-9页 |
·本文主要探讨的问题 | 第9-12页 |
第2章 监测接收机多DSP处理模块概述 | 第12-25页 |
·芯片选择 | 第12-14页 |
·内部结构 | 第12页 |
·I/O能力 | 第12-13页 |
·数据延迟和响应时间 | 第13-14页 |
·多DSP处理模块的结构 | 第14-24页 |
·多处理器的组成 | 第14-15页 |
·多处理器的存储器结构 | 第15-18页 |
·多处理器的程序加载方式 | 第18-24页 |
·本章小结 | 第24-25页 |
第3章 多DSP处理模块内部及外围接口设计 | 第25-39页 |
·多处理器片间连接 | 第25-28页 |
·外围接口设计 | 第28-37页 |
·串口设计 | 第28-29页 |
·链路口和FIFO设计 | 第29-31页 |
·外端口设计 | 第31-37页 |
·JTAG仿真口设计 | 第37页 |
·本章小结 | 第37-39页 |
第4章 多DSP处理模块软件结构说明 | 第39-43页 |
·监测接收机程序控制方法 | 第39-41页 |
·DSP模块程序结构分析 | 第41页 |
·本章小结 | 第41-43页 |
第5章 多DSP处理模块软件设计 | 第43-67页 |
·VisualDSP++概述 | 第43-47页 |
·ADSP-21160 EZ-KIT Lite简介 | 第47-50页 |
·评估板监控程序 | 第48页 |
·评估板中断处理程序 | 第48-49页 |
·评估板上电自检程序 | 第49-50页 |
·多DSP处理模块软件编程 | 第50-66页 |
·多处理器任务分配 | 第50-59页 |
·程序设计 | 第59-61页 |
·程序优化途径 | 第61-66页 |
·本章小结 | 第66-67页 |
结论 | 第67-69页 |
参考文献 | 第69-71页 |
攻读硕士学位期间所发表的学术论文 | 第71-72页 |
致谢 | 第72页 |