摘要 | 第1-10页 |
ABSTRACT | 第10-12页 |
第一章 绪论 | 第12-19页 |
·列车通信网络的研究内容及特点 | 第12-15页 |
·国内外研究现状 | 第15-17页 |
·课题来源及意义 | 第17-18页 |
·论文的主要工作及内容安排 | 第18-19页 |
第二章 列车通信网络(TCN)研究与分析 | 第19-30页 |
·列车通信网络的概述与发展 | 第19-21页 |
·列车通信网络的概述 | 第19页 |
·列车通信网络的发展 | 第19-21页 |
·主流列车通信网络技术 | 第21-24页 |
·Lonworks总线 | 第21-22页 |
·WorldFIP总线 | 第22-23页 |
·CAN总线 | 第23页 |
·WTB总线与 MVB总线 | 第23-24页 |
·主流列车通信网络的技术特征比较 | 第24-27页 |
·基于 TCN的列车通信网络拓扑设计 | 第27-29页 |
·本章小结 | 第29-30页 |
第三章 MVB通信网络协议与接口单元实现 | 第30-58页 |
·MVB总线概述 | 第30页 |
·MVB通信网络协议分析 | 第30-44页 |
·MVB通信网络结构 | 第30-32页 |
·MVB通信网络数据 | 第32-36页 |
·MVB通信网络层次 | 第36-42页 |
·MVB通信网络通信技术 | 第42-44页 |
·MVB通信网络的实现方法 | 第44-52页 |
·数字集成电路设计的典型流程 | 第44-45页 |
·IP在 SOC设计中的应用 | 第45-49页 |
·IP设计中的 HDL语言 | 第49-52页 |
·MVB通信网络的实现方法 | 第52页 |
·MVB网络接口单元的设计与实现 | 第52-57页 |
·MVB网络接口单元功能分析 | 第52-54页 |
·MVB工作流程 | 第54页 |
·MVB网络接口单元的设计要求 | 第54-55页 |
·MVB网络接口单元的整体方案 | 第55-57页 |
·本章小结 | 第57-58页 |
第四章 基于 Avalon总线的 MVB编解码器 IP核设计与实现 | 第58-76页 |
·Avalon总线 | 第58-60页 |
·基于 Avalon的 MVB编解码器 IP核设计方案 | 第60-63页 |
·总体设计方案 | 第60-62页 |
·编码 IP核设计 | 第62-63页 |
·解码 IP核设计 | 第63页 |
·基于Avalon的MVB编码器IP 核实现 | 第63-67页 |
·总体设计方案 | 第63-64页 |
·帧编码单元 | 第64-66页 |
·CRC校验单元 | 第66-67页 |
·基于Avalon的MVB解码器IP 核实现 | 第67-75页 |
·总体设计方案 | 第67-68页 |
·起始位识别单元 | 第68-69页 |
·帧分界符识别单元 | 第69-72页 |
·数据冲突的控制检测单元 | 第72-73页 |
·数据译码单元以及译码控制单元 | 第73-75页 |
·本章小结 | 第75-76页 |
第五章 MVB通信网络系统性能分析 | 第76-91页 |
·通信网络系统性能分析 | 第76-78页 |
·网络系统性能分析评价的指标 | 第76-77页 |
·影响网络性能的因素 | 第77-78页 |
·网络系统性能分析评价方法 | 第78页 |
·过程数据吞吐量 | 第78-86页 |
·假定条件 | 第78-79页 |
·吞吐量分析计算 | 第79-86页 |
·消息数据吞吐量 | 第86-90页 |
·假定条件 | 第86页 |
·吞吐量分析计算 | 第86-90页 |
·本章小结 | 第90-91页 |
第六章 总结和展望 | 第91-93页 |
·本文的主要工作及创新点 | 第91-92页 |
·进一步的研究工作 | 第92-93页 |
参考文献 | 第93-96页 |
致谢 | 第96-97页 |
附录A 攻读硕士学位期间发表的学术论文和科研项目 | 第97页 |