首页--交通运输论文--铁路运输论文--铁路通信、信号论文--铁路通信论文--铁路通信网论文

MVB网络接口单元的研究与FPGA实现

摘要第1-10页
ABSTRACT第10-12页
第一章 绪论第12-19页
   ·列车通信网络的研究内容及特点第12-15页
   ·国内外研究现状第15-17页
   ·课题来源及意义第17-18页
   ·论文的主要工作及内容安排第18-19页
第二章 列车通信网络(TCN)研究与分析第19-30页
   ·列车通信网络的概述与发展第19-21页
     ·列车通信网络的概述第19页
     ·列车通信网络的发展第19-21页
   ·主流列车通信网络技术第21-24页
     ·Lonworks总线第21-22页
     ·WorldFIP总线第22-23页
     ·CAN总线第23页
     ·WTB总线与 MVB总线第23-24页
   ·主流列车通信网络的技术特征比较第24-27页
   ·基于 TCN的列车通信网络拓扑设计第27-29页
   ·本章小结第29-30页
第三章 MVB通信网络协议与接口单元实现第30-58页
   ·MVB总线概述第30页
   ·MVB通信网络协议分析第30-44页
     ·MVB通信网络结构第30-32页
     ·MVB通信网络数据第32-36页
     ·MVB通信网络层次第36-42页
     ·MVB通信网络通信技术第42-44页
   ·MVB通信网络的实现方法第44-52页
     ·数字集成电路设计的典型流程第44-45页
     ·IP在 SOC设计中的应用第45-49页
     ·IP设计中的 HDL语言第49-52页
     ·MVB通信网络的实现方法第52页
   ·MVB网络接口单元的设计与实现第52-57页
     ·MVB网络接口单元功能分析第52-54页
     ·MVB工作流程第54页
     ·MVB网络接口单元的设计要求第54-55页
     ·MVB网络接口单元的整体方案第55-57页
   ·本章小结第57-58页
第四章 基于 Avalon总线的 MVB编解码器 IP核设计与实现第58-76页
   ·Avalon总线第58-60页
   ·基于 Avalon的 MVB编解码器 IP核设计方案第60-63页
     ·总体设计方案第60-62页
     ·编码 IP核设计第62-63页
     ·解码 IP核设计第63页
   ·基于Avalon的MVB编码器IP 核实现第63-67页
     ·总体设计方案第63-64页
     ·帧编码单元第64-66页
     ·CRC校验单元第66-67页
   ·基于Avalon的MVB解码器IP 核实现第67-75页
     ·总体设计方案第67-68页
     ·起始位识别单元第68-69页
     ·帧分界符识别单元第69-72页
     ·数据冲突的控制检测单元第72-73页
     ·数据译码单元以及译码控制单元第73-75页
   ·本章小结第75-76页
第五章 MVB通信网络系统性能分析第76-91页
   ·通信网络系统性能分析第76-78页
     ·网络系统性能分析评价的指标第76-77页
     ·影响网络性能的因素第77-78页
     ·网络系统性能分析评价方法第78页
   ·过程数据吞吐量第78-86页
     ·假定条件第78-79页
     ·吞吐量分析计算第79-86页
   ·消息数据吞吐量第86-90页
     ·假定条件第86页
     ·吞吐量分析计算第86-90页
   ·本章小结第90-91页
第六章 总结和展望第91-93页
   ·本文的主要工作及创新点第91-92页
   ·进一步的研究工作第92-93页
参考文献第93-96页
致谢第96-97页
附录A 攻读硕士学位期间发表的学术论文和科研项目第97页

论文共97页,点击 下载论文
上一篇:斜拉桥拉索参数振动及减振研究
下一篇:外啮合余弦齿轮泵的特性研究