摘要 | 第1-4页 |
ABSTRACT | 第4-8页 |
第一章 绪论 | 第8-11页 |
·选题背景 | 第8页 |
·总体方案设计及可行性分析 | 第8-10页 |
·总体方案设计 | 第8-9页 |
·可行性分析 | 第9-10页 |
·本文的主要内容及创新点 | 第10-11页 |
第二章 TCP/IP协议分析及 ADPCM编码原理 | 第11-20页 |
·TCP/IP 协议的历史及发展过程 | 第11页 |
·TCP/IP 各层介绍及功能 | 第11-12页 |
·TCP/IP 的作用 | 第12-13页 |
·TCP/IP 协议分析 | 第13-17页 |
·ARP(地址解析协议) | 第13-14页 |
·IP(互联网协议) | 第14-15页 |
·ICMP(因特网控制报文协议) | 第15-16页 |
·UDP(用户数据报协议) | 第16-17页 |
·TCP(传输控制协议) | 第17页 |
·ADPCM 编码原理 | 第17-20页 |
第三章 硬件设计 | 第20-30页 |
·硬件总体设计 | 第20页 |
·电话接口模块 | 第20-23页 |
·用户电路、铃流电路及MT8870 收号电路 | 第20-23页 |
·ADPCM 编译码电路 | 第23页 |
·以太网接口模块 | 第23-25页 |
·FPGA 核心模块 | 第25-30页 |
·FPGA 最小系统及JTAG 接口 | 第25-27页 |
·程序存储器及数据存储器电路 | 第27-28页 |
·其它模块电路 | 第28-30页 |
第四章 FPGA内部逻辑设计 | 第30-37页 |
·51IP 核最小系统模块 | 第30-31页 |
·语音信号接收与发送模块 | 第31-34页 |
·ADPCM 编译码时序的设计 | 第31-33页 |
·并行 ADPCM 数据与51 核的接口 | 第33-34页 |
·外围设备控制模块 | 第34-37页 |
·外围设备地址分配 | 第34-36页 |
·数据存储器和程序存储器的总线接口 | 第36-37页 |
第五章 系统软件设计 | 第37-50页 |
·以太网层程序 | 第38-39页 |
·以太网层设置信息 | 第38页 |
·以太网层数据接收 | 第38-39页 |
·ARP 协议处理程序 | 第39-40页 |
·ARP 协议设置信息 | 第39页 |
·ARP 接收帧处理 | 第39页 |
·ARP 发送帧处理 | 第39-40页 |
·IP 协议处理程序 | 第40-42页 |
·IP 协议设置信息 | 第40页 |
·16 位校验和计算函数 | 第40-41页 |
·IP 报数据接收 | 第41-42页 |
·IP 报数据发送 | 第42页 |
·ICMP 协议处理程序 | 第42-43页 |
·ICMP 协议设置信息 | 第42-43页 |
·PING 应答帧回发处理 | 第43页 |
·ICMP 目标端口不可达错误处理 | 第43页 |
·UDP 协议处理程序 | 第43-44页 |
·UDP 协议设置信息 | 第43-44页 |
·UDP 数据接收 | 第44页 |
·TCP 协议处理程序 | 第44-50页 |
·TCP 协议设置信息 | 第44-45页 |
·TCP 数据接收 | 第45-50页 |
总结与展望 | 第50-51页 |
参考文献 | 第51-52页 |
致谢 | 第52页 |