摘要 | 第1-12页 |
ABSTRACT | 第12-13页 |
第一章 绪论 | 第13-17页 |
·课题背景 | 第13页 |
·领域研究现状 | 第13-14页 |
·课题概述 | 第14-15页 |
·短波信号源 | 第14页 |
·短波多路并行接收平台 | 第14-15页 |
·主要工作及结构安排 | 第15-17页 |
第二章 短波信号源设计与实现 | 第17-32页 |
·功能需求及硬件设计 | 第17-21页 |
·功能需求 | 第17页 |
·硬件结构及工作原理 | 第17-18页 |
·数字上变频器功能分析 | 第18-19页 |
·硬件各功能模块设计 | 第19-21页 |
·硬件调试 | 第21-23页 |
·软件设计与实现 | 第23-29页 |
·基带信号产生算法 | 第23-24页 |
·FPGA 功能模块 | 第24-28页 |
·PCI 驱动程序 | 第28页 |
·主机应用程序 | 第28-29页 |
·功能及性能指标测试 | 第29-31页 |
·功能测试 | 第29-31页 |
·性能指标测试 | 第31页 |
·本章小结 | 第31-32页 |
第三章 短波多路并行接收平台硬件系统设计与实现 | 第32-49页 |
·功能需求及方案论证 | 第32-34页 |
·功能需求 | 第32页 |
·方案论证 | 第32-34页 |
·硬件系统架构 | 第34-35页 |
·硬件各功能模块设计 | 第35-44页 |
·运算放大器模块设计 | 第35页 |
·AD 模块设计 | 第35-36页 |
·FPGA 模块设计 | 第36页 |
·多DSP 模块设计 | 第36-40页 |
·PCI 局部总线接口模块设计 | 第40-41页 |
·时钟模块设计 | 第41-43页 |
·电源模块设计 | 第43页 |
·调试点设计 | 第43-44页 |
·PCB 设计与实现 | 第44-47页 |
·元器件封装设计 | 第44页 |
·PCB 层叠设计 | 第44-45页 |
·元器件布局设计 | 第45页 |
·信号布线设计 | 第45-47页 |
·硬件调试 | 第47-48页 |
·本章小结 | 第48-49页 |
第四章 短波多路并行接收平台软件系统设计与实现 | 第49-74页 |
·软件系统架构 | 第49-51页 |
·软件系统层次化模型 | 第49-50页 |
·软件系统架构 | 第50-51页 |
·FPGA 各功能模块设计与实现 | 第51-63页 |
·局部总线接口模块 | 第51-54页 |
·AD 控制模块 | 第54-55页 |
·抽取模块 | 第55-56页 |
·HPI 口控制模块 | 第56-58页 |
·读取DSP 内存模块 | 第58-59页 |
·多DSP 引导加载模块 | 第59-60页 |
·向DSP 发送采样数据模块 | 第60-61页 |
·McBSP 控制模块 | 第61-62页 |
·合路模块 | 第62-63页 |
·其它逻辑功能模块 | 第63页 |
·DSP 程序设计与实现 | 第63-67页 |
·DSP 程序工作流程设计 | 第64页 |
·各功能模块应用设计 | 第64-67页 |
·主机应用程序设计与实现 | 第67-69页 |
·功能及性能指标测试 | 第69-72页 |
·功能测试 | 第69-71页 |
·性能指标测试 | 第71-72页 |
·本章小结 | 第72-74页 |
第五章 收发系统综合联调、测试及多路接收系统应用测试 | 第74-81页 |
·收发系统综合联调与测试 | 第74-77页 |
·综合联调与测试的环境 | 第74-75页 |
·综合联调与测试 | 第75-77页 |
·多路接收系统应用测试 | 第77-80页 |
·应用测试环境 | 第77-78页 |
·应用测试 | 第78-80页 |
·本章小结 | 第80-81页 |
结束语 | 第81-83页 |
参考文献 | 第83-85页 |
附录A 短波信号源地址译码模块地址分配设计 | 第85-86页 |
附录B 短波多路并行接收平台地址译码模块地址分配设计 | 第86-87页 |
附录C 短波多路并行接收平台主机程序采集数据实现流程图 | 第87-88页 |
附录D 短波多路并行接收平台完整PCB 设计 | 第88-89页 |
作者简历 攻读硕士学位期间完成的主要工作 | 第89-90页 |
致谢 | 第90页 |