| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-13页 |
| ·课题背景及意义 | 第8页 |
| ·数字图像处理技术综述 | 第8-10页 |
| ·数字图像处理的发展概况 | 第8-9页 |
| ·数字图像处理优点 | 第9页 |
| ·数字图像处理系统 | 第9-10页 |
| ·图像硬件处理及FPGA的应用 | 第10-11页 |
| ·系统的整体架构 | 第11-12页 |
| ·本文主要任务 | 第12-13页 |
| 2 数字图像预处理算法研究 | 第13-23页 |
| ·数字图像的表示 | 第13-14页 |
| ·模板和模板卷积操作 | 第14-15页 |
| ·图像滤波 | 第15-20页 |
| ·统计排序滤波 | 第15-16页 |
| ·中值滤波 | 第16-17页 |
| ·快速中值滤波 | 第17-18页 |
| ·形态学滤波 | 第18-19页 |
| ·高斯(Gauss)滤波 | 第19-20页 |
| ·图像锐化 | 第20-22页 |
| ·基于二阶微分的图像锐化—Laplacian算子法 | 第20-21页 |
| ·基于一阶微分的图像锐化—梯度法 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 3 FPGA设计技术 | 第23-30页 |
| ·FPGA简介 | 第23-24页 |
| ·FPGA设计流程 | 第24-25页 |
| ·开发平台及设计语言 | 第25-28页 |
| ·QuartusⅡ开发软件 | 第25-27页 |
| ·Verilog HDL硬件描述语言 | 第27-28页 |
| ·FPGA系统设计原则 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 4 系统硬件平台设计 | 第30-39页 |
| ·FPGA芯片选型与概述 | 第30-32页 |
| ·电源模块设计 | 第32-33页 |
| ·系统工作电源设计 | 第32页 |
| ·PLL电源设计 | 第32-33页 |
| ·复位电路设计 | 第33页 |
| ·存储模块设计 | 第33-34页 |
| ·下载配置电路设计 | 第34-36页 |
| ·时钟模块设计 | 第36-37页 |
| ·串口通信外围电路 | 第37页 |
| ·PCB排版图 | 第37-38页 |
| ·本章小结 | 第38-39页 |
| 5 系统软件设计 | 第39-65页 |
| ·UART模块的设计 | 第39-45页 |
| ·RS-232串口通信协议简介 | 第39-41页 |
| ·UART模块组成 | 第41页 |
| ·UART的FPGA设计 | 第41-45页 |
| ·存储模块的设计 | 第45-47页 |
| ·FIFO模块 | 第45-46页 |
| ·双口RAM | 第46-47页 |
| ·读写地址发生器 | 第47-48页 |
| ·读地址发生器 | 第47页 |
| ·写地址发生器 | 第47-48页 |
| ·基于FPGA的图像预处理算法模块设计 | 第48-64页 |
| ·图像预处理算法的整体设计方案 | 第48-51页 |
| ·统计排序滤波设计 | 第51-53页 |
| ·中值滤波设计 | 第53-55页 |
| ·快速中值滤波设计 | 第55-56页 |
| ·形态学滤波设计 | 第56-59页 |
| ·模板卷积运算设计 | 第59-61页 |
| ·高斯滤波设计 | 第61-62页 |
| ·拉普拉斯算子 | 第62-63页 |
| ·Sobel算子 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 6 系统调试及分析 | 第65-71页 |
| ·硬件调试 | 第65页 |
| ·软件调试 | 第65-67页 |
| ·系统调试结果分析 | 第67-70页 |
| ·本章小结 | 第70-71页 |
| 7 总结与展望 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-75页 |